EDA與制造相關(guān)文章 基于Cadence的高速PCB設(shè)計(jì)方案 人們對(duì)于通信的要去總是朝著“快”的方向發(fā)展,要求信號(hào)的傳輸和處理的速度越來越快,相應(yīng)的,高速PCB的應(yīng)用也越來越廣。高速電路有兩個(gè)方面的含義:一是頻率高,通常認(rèn)為數(shù)字電路的頻率達(dá)到或是超過45MHz至50MHz,而且工作在這個(gè)頻率之上的電路已經(jīng)占到了整個(gè)系統(tǒng)的三分之一,就稱為高速電路。另外從信號(hào)的上升與下降時(shí)間來考慮,當(dāng)信號(hào)的上升時(shí)間小于6倍信號(hào)傳輸延時(shí)時(shí)即認(rèn)為信號(hào)是高速信號(hào),此時(shí)考慮的與信號(hào)的具體頻率無關(guān)。 發(fā)表于:2/25/2012 DesignSpark PCB的”Library Manager” 簡介 DesignSparkPCB的LibraryManager是能讓用家:以2D形式原理圖符號(hào)及PCB符號(hào),以3D形式觀看元器件,建立新的數(shù)據(jù)庫(Library),建立、修改、刪除原理圖符號(hào)、PCB符號(hào)及元器件,插入更多更新數(shù)據(jù)庫.今次這篇教學(xué)會(huì)向大家介紹LibraryManager內(nèi)用戶接口的不同按鈕及其實(shí)質(zhì)功能 發(fā)表于:2/25/2012 電路板制板可測試性技術(shù)分析 電路板制板可測試性的定義可簡要解釋為:電路板測試工程師在檢測某種元件的特性時(shí)應(yīng)該盡可能使用最簡單的方法來測試,以確定該元件能是否到達(dá)預(yù)期的功能需求。 發(fā)表于:2/25/2012 使用 DesignSpark PCB 的六大理由 DesignSpark PCB 是一套由RS Components 開發(fā)的印刷電路板(PCB) 設(shè)計(jì)工具,擁有強(qiáng)大功能,而且完全免費(fèi)!你可以使用DesignSpark 進(jìn)行原理圖捕獲(Schematic Capture)、設(shè)計(jì)及編輯原理圖和電路板布線圖,只需使用Translate to PCB 功能,即可把原理圖轉(zhuǎn)換成布線圖。 發(fā)表于:2/24/2012 基于MSI的N進(jìn)制計(jì)數(shù)器設(shè)計(jì)方法研究 以多種種典型的中規(guī)模集成(MSI)計(jì)數(shù)器芯片為例,采用反饋置零法(復(fù)位法)、反饋置數(shù)法(置位法)和級(jí)聯(lián)法來構(gòu)成任意進(jìn)制計(jì)數(shù)器。最后總結(jié)出詳細(xì)的設(shè)計(jì)步驟。 發(fā)表于:2/24/2012 一種基于ASIC的高速異步FIFO設(shè)計(jì) 分析了異步FIFO的結(jié)構(gòu)和關(guān)鍵技術(shù),在與利用格雷碼作為異步FIFO指針編碼對(duì)比的基礎(chǔ)上,提出了一種采用移位碼編碼方式的FIFO,不僅減小了亞穩(wěn)態(tài)出現(xiàn)的概率,也簡化了電路結(jié)構(gòu),降低了電路面積和功耗,在此基礎(chǔ)上也縮短了電路的關(guān)鍵路徑,工作頻率明顯提升。根據(jù)仿真和綜合結(jié)果顯示,本文設(shè)計(jì)的FIFO工作性能穩(wěn)定可靠。 發(fā)表于:2/22/2012 如何用DesignSpark PCB來進(jìn)行原理圖捕獲(Schematic Capture) 繪畫原理圖是DesignSparkPCB兩大主要功能之一.當(dāng)開啟了.SCH格式檔案(Schematicfile)后,左邊的窗口是ComponentBin,負(fù)責(zé)暫時(shí)儲(chǔ)存設(shè)計(jì)者在設(shè)計(jì)時(shí)所需要用到的零件,由于它會(huì)長期存在,如果設(shè)計(jì)者不想它的存在,可以按取消。 發(fā)表于:2/22/2012 Altium攜手 FTDI合作開發(fā)全新板級(jí)元件 下一代電子設(shè)計(jì)軟件與服務(wù)開發(fā)商Altium公司近日宣布, Altium Designer 現(xiàn)已包含F(xiàn)TDI公司的全系列板級(jí)IC元件解決方案,通過 AltiumLive 網(wǎng)站即可獲得。Altium Designer用戶現(xiàn)在可以直接訪問FTDI芯片設(shè)備全系列的新元件,以滿足他們的USB連接需求。 發(fā)表于:2/20/2012 PowerPCB信號(hào)完整性整體設(shè)計(jì)分析[圖] 信號(hào)完整性問題是高速PCB設(shè)計(jì)者必需面對(duì)的問題。阻抗匹配、合理端接、正確拓?fù)浣Y(jié)構(gòu)解決信號(hào)完整性問題的關(guān)鍵。傳輸線上信號(hào)的傳輸速度是有限的,信號(hào)線的布線長度產(chǎn)生的信號(hào)傳輸延時(shí)會(huì)對(duì)信號(hào)的時(shí)序關(guān)系產(chǎn)生影響,所以PCB上的高速信號(hào)的長度以及延時(shí)要仔細(xì)計(jì)算和分析。 發(fā)表于:2/17/2012 三相異步電機(jī)的Z-SOURCE驅(qū)動(dòng)性能分析 通過SIMULINK/MATLAB對(duì)Z-SOURCE驅(qū)動(dòng)系統(tǒng)進(jìn)行仿真,研究電機(jī)在滿負(fù)荷和空載兩種情況下的電流、轉(zhuǎn)速和電磁轉(zhuǎn)矩,得到了一個(gè)滿意的控制結(jié)果。 發(fā)表于:2/17/2012 微弱信號(hào)檢測方法研究 噪聲是限制微弱信號(hào)檢測系統(tǒng)的首要因素。對(duì)于微弱信號(hào)檢測來說,如能有效克服噪聲,就可提高信號(hào)檢測的靈敏度。研究利用自適應(yīng)濾波和小波分析來對(duì)微弱信號(hào)進(jìn)行降噪,通過Matlab仿真證明,自適應(yīng)濾波和小波分析對(duì)噪聲有著很強(qiáng)的抑制作用。 發(fā)表于:2/15/2012 基于Walsh特征的快速人臉檢測方法 通過構(gòu)造Walsh變換矩陣,得到相互正交且形狀豐富的Walsh特征算子,將Walsh特征應(yīng)用于快速人臉檢測。Matlab的仿真實(shí)驗(yàn)結(jié)果表明,由Walsh特征得到的強(qiáng)分類器比傳統(tǒng)的Haar特征得到的強(qiáng)分類器分類速度快,精度高。 發(fā)表于:2/14/2012 PCB安全距離分析 安全距離包括電氣間隙(空間距離),爬電距離(沿面距離)和絕緣穿透距離.電氣間隙:兩相鄰導(dǎo)體或一個(gè)導(dǎo)體與相鄰電機(jī)殼表面的沿空氣測量的最短距離。 發(fā)表于:2/13/2012 頻譜利用及潛在的干擾分析 日常生活中常用的頻率范圍,包括交流電源頻率、音頻、長、中、短波收音機(jī)占有的頻段、調(diào)頻及電視廣播、蜂窩電話常用的900MHz及1.8GHz。但實(shí)際的頻譜遠(yuǎn)比這擁擠得多,9KHz以上的頻段幾乎都被用于特定的場合。隨著微 發(fā)表于:2/10/2012 運(yùn)用迭代FFT算法優(yōu)化矩形平面稀疏陣列 介紹了一種基于迭代FFT算法的優(yōu)化方法來實(shí)現(xiàn)矩形稀疏陣列的峰值旁瓣電平最優(yōu)化的設(shè)計(jì),給出了該方法的詳細(xì)優(yōu)化步驟。如果矩形平面陣列的陣元等間距分布,則陣列因子與陣元激勵(lì)之間存在二維傅里葉變換關(guān)系,對(duì)隨機(jī)初始化的陣元激勵(lì)作迭代FFT循環(huán),在一定的旁瓣約束條件下,便可以得到最優(yōu)的陣元分布。仿真結(jié)果證明了該方法的快速性、有效性和穩(wěn)健性。 發(fā)表于:2/9/2012 ?…402403404405406407408409410411…?