《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > EDA與制造 > 業(yè)界動態(tài) > AMD計劃導入三星4nm制程

AMD計劃導入三星4nm制程

或用于生產(chǎn)下一代I/O芯片
2025-02-17
來源:芯智訊
關(guān)鍵詞: AMD 三星 4nm IO芯片

0.jpg

2月15日,根據(jù)TECHPOWERUP的最新報導,AMD正在測試導入三星4nm制程技術(shù),以制造新款I/O芯片。而AMD可能選擇的,預計會是三星的4LPP制程技術(shù)(SF4)。

2024年7月,AMD 在美國舊金山舉行的AMD Tech Day 2024上,更新了CPU的技術(shù)規(guī)劃,首次公開確定了Zen 5系列之后將是Zen 6系列構(gòu)架,分為Zen 6和Zen 6c,就是所謂的大小核心的構(gòu)架。不過,當時AMD并沒有提及Zen 6系列構(gòu)架的發(fā)布日期,也沒有確認采用的制程節(jié)點。然而,不久前有消息指出,Zen 6構(gòu)架的電荷耦合元件(CCD)將采用臺積電的N3E制程技術(shù)來制造,而新款I(lǐng)/O芯片(IOD)則是臺積電N4C制程技術(shù)。

但是TECHPOWERUP的最新爆料顯示,AMD正在測試利用三星4LPP制程技術(shù)來生產(chǎn)新的I/O芯片。從參數(shù)規(guī)格來看,晶體管密度和臺積電的N5制程差不多,比起N6制程則有比較顯著的改進。

0.jpg

顯示,利用更先進的三星4LPP制程技術(shù),AMD可以降低I/O芯片的功耗,以加入新的電源管理解決方案。更為重要的是,新款I(lǐng)/O芯片的主要需求是更新內(nèi)存控制器,支支持更高速率的DDR5,以及一些新的DIMM設(shè)計,比如CUDIMM內(nèi)存模塊等。

此前,三星的晶圓代工制程通常令人擔心的是其良率表現(xiàn)。不過,根據(jù)先前的市場消息指出,雖然三星的4nm制程良率仍遜于臺積電,不過經(jīng)過優(yōu)化后已經(jīng)接近70%,較最初的僅25%提高許多,如此證明三星有能力提高良率,這可能也是讓AMD思考導入三星4nm制程的原因。

不過,該項消息尚未獲得AMD的證實,后續(xù)的狀況還有帶進一步觀察。


Magazine.Subscription.jpg

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經(jīng)濟損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。