頭條 銀湖資本完成對Altera的51%股權(quán)收購 北京時間9月15日晚間,全球 FPGA 創(chuàng)新技術(shù)領(lǐng)導(dǎo)者 Altera 宣布,全球技術(shù)投資巨頭銀湖資本(Silver Lake)已完成對 Altera 51% 股權(quán)的收購,該股權(quán)原由英特爾公司持有。同時,英特爾將保留 Altera 49% 的股權(quán),此舉也彰顯了雙方對 Altera 未來良好發(fā)展充滿信心。 最新資訊 汽車級PSoC CY3280-22x45:通用CapSense控制器開發(fā)方案 Cypress公司的CY3280-22x45汽車級PSoC可編程片上系統(tǒng)。包含多個可配置的模擬和數(shù)字邏輯模塊,以及可編程互連。PSoC采用功能強(qiáng)大的哈佛架構(gòu)處理器,M8C處理器速度高達(dá)24MHz,8×8乘法器,32位累加器,可使用戶能夠根據(jù)每個應(yīng)用的要求,來創(chuàng)建定制的外設(shè)配置,具有廣泛的應(yīng)用。 發(fā)表于:5/10/2012 寬頻帶數(shù)字鎖相環(huán)的設(shè)計及基于FPGA的實(shí)現(xiàn) 數(shù)字鎖相環(huán)(DPLL)技術(shù)在數(shù)字通信、無線電電子學(xué)等眾多領(lǐng)域得到了極為廣泛的應(yīng)用。與傳統(tǒng)的模擬電路實(shí)現(xiàn)的PLL相比,DPLL具有精度高、不受溫度和電壓影響、環(huán)路帶寬和中心頻率編程可調(diào)、易于構(gòu)建高階鎖相環(huán)等優(yōu)點(diǎn)。隨著集成電路技術(shù)的發(fā)展,不僅能夠制成頻率較高的單片集成鎖相環(huán)路,而且可以把整個系統(tǒng)集成到一個芯片上去。 發(fā)表于:5/9/2012 NiosII處理器軟件代碼優(yōu)化方法 NiosII嵌入式系統(tǒng)的一個重要問題就是軟件代碼量的大小,這關(guān)系到存放代碼的存儲器件容量大小,因此控制和減小程序代碼量是降低系統(tǒng)成本的重要方法,必須首先從處理器的啟動順序開始研究。 發(fā)表于:5/8/2012 CY8C38 PSoC處理器開發(fā)方案 Cypress公司的PSoCCY8C38系列提供了一種新型的信號采集,信號處理和控制方法,并具有高精度,高帶寬和高靈活性等特點(diǎn),具有高性能的單周期8051微處理器內(nèi)核,是一個高性能的可配置數(shù)字系統(tǒng),工作頻率介于DC至67MHz之間,在眾多消費(fèi)、工業(yè)和醫(yī)學(xué)應(yīng)用領(lǐng)域?qū)崿F(xiàn)高度集成.本文介紹了CY8C38主要特性,簡化的框圖,可編程數(shù)字架構(gòu)圖和模擬子系統(tǒng)框圖以及CY8CKIT-009PSoCCY8C38系列處理器模塊套件特性,電路圖,材料清單和PCB元件布局圖. 發(fā)表于:5/8/2012 基于NiosⅡ的數(shù)字示波器的設(shè)計與實(shí)現(xiàn) 本文介紹了一種基于SoPC的數(shù)字示波器設(shè)計,實(shí)際測試結(jié)果表明,系統(tǒng)完成了數(shù)字示波器的基本功能,各部分工作正常,各項(xiàng)指標(biāo)達(dá)到設(shè)計要求。在設(shè)計過程中采用了FPGA芯片、嵌入式NiosⅡ處理器以及Verilog HDL語言,簡化了電路的設(shè)計,提高了靈活性,縮短了設(shè)計周期。 發(fā)表于:5/8/2012 洗衣機(jī)洗滌程序控制器內(nèi)部控制模塊方案 洗衣機(jī)洗滌程序控制器內(nèi)部控制模塊方案 發(fā)表于:5/7/2012 在FPGA上實(shí)現(xiàn)H.264/AVC 視頻編碼標(biāo)準(zhǔn) 盡管H.264/AVC承諾將此已有視頻編碼標(biāo)準(zhǔn)具有更高的編碼效率,它仍為系統(tǒng)架構(gòu)師、DSP 工程師和硬件設(shè)計人員帶來了巨大的工程設(shè)計挑戰(zhàn)。H.264/AVC 標(biāo)準(zhǔn)引入了自 1990 年推出 H.261 之后視頻編碼標(biāo)準(zhǔn)演進(jìn)過程中出現(xiàn)的大部分重大改變和算法間斷 (algorithmic discontinuities)。 發(fā)表于:5/5/2012 基于FPGA的輪詢合路的設(shè)計和實(shí)現(xiàn) 針對高密度接口設(shè)計中基于字節(jié)處理和整包處理的轉(zhuǎn)換問題,本文提出了分片輪詢調(diào)度和改進(jìn)式欠賬輪詢調(diào)度相結(jié)合的調(diào)度策略,該策略在很大程度上保證了公平性和穩(wěn)定性。仿真結(jié)果顯示,該設(shè)計完全符合要求。 發(fā)表于:5/5/2012 采用帶閃存結(jié)構(gòu)的FPGA對系統(tǒng)設(shè)計實(shí)現(xiàn)有效管理 隨著工藝幾何尺寸越來越小,電子器件趨向于采用多種電壓供電,因此越來越易受到電壓和溫度波動的影響,而且在所有電子系統(tǒng)設(shè)計中進(jìn)行系統(tǒng)管理的重要性也不斷增強(qiáng)。表面上好象無關(guān)的一系列任務(wù)其實(shí)都是以確保系統(tǒng)的正常運(yùn)作為目標(biāo),系統(tǒng)管理任務(wù)的重點(diǎn)就是使系統(tǒng)正常運(yùn)行的時間最長、識別并傳送報警條件,以及記錄數(shù)據(jù)和報警的情況。面對由標(biāo)準(zhǔn)驅(qū)動的市場,OEM 廠商若要脫穎而出,當(dāng)中的關(guān)鍵要素是產(chǎn)品的可靠性和正常運(yùn)行時間。 發(fā)表于:5/5/2012 基于FPGA的多種分頻設(shè)計與實(shí)現(xiàn) 利用本文介紹的方法可在對時鐘要求比較嚴(yán)格的FPGA系統(tǒng)中,用FPGA內(nèi)嵌的鎖相環(huán)資源來實(shí)現(xiàn)分頻。該設(shè)計方法簡單方便、節(jié)約資源、可移置性強(qiáng)、便于系統(tǒng)升級,因此,在時鐘要求不太嚴(yán)格的系統(tǒng)中應(yīng)用非常廣泛,同時在以后的FPGA設(shè)計發(fā)展中也有很大的應(yīng)用空間。 發(fā)表于:5/4/2012 ?…287288289290291292293294295296…?