頭條 ST宣布中国本地造STM32微控制器已开启交付 3 月 23 日消息,意法半导体(ST)今日宣布,中国本地制造的 STM32 通用微控制器现已开启交付。首批由华虹宏力代工的意法半导体 STM32 晶圆产品已陆续发货给国内客户。这一里程碑标志着意法半导体全球供应链战略的重大进展。公司计划 2026 年将有更多 STM32 产品系列(包括高性能、安全及入门级的微控制器)实现本地量产。 最新資訊 德州仪器与Altera联合推出适用于 Arria V FPGA 的完整开发套件, 加速并简化 RF 设计 日前,德州仪器(TI) (NASDAQ: TXN)与Altera Corporation(NASDAQ:ALTR)在国际微波技术研讨会(the International Microwave Symposium) 上联合推出基于Altera 28 纳米Arria® V FPGA 的完整RF 开发套件,简化RF 系统原型设计。该模块化Arria V FPGA RF 开发套件包含RF 发射、接收和数字预失真反馈所需的全部软硬件,可将设计和确认无线基站、远程无线电头端以及军事无线电情报设备等RF 系统所需的时间从数月缩短至几星期。 發(fā)表于:2012/6/25 基于FPGA的无线信道模拟器设计 为了缩短研发周期,需要在实验室模拟出无线信道的各种传播特性,无线信道模拟器设计必不可少。采用基于频率选择性信道Jakes仿真器模型,使用Xilinx公司的VIrtex-2p模拟实现了频率选择性衰落信道,最后将数据通过串口上传到Matlab分析信道的统计特性。 發(fā)表于:2012/6/25 基于FPGA的LVDS高速数据通信卡 介绍了基于FPGA和PCI9054的LVDS数据通信卡的设计,通过FPGA实现了LVDS数据的接收发送控制、PCI9054实现了与上位机的数据交互,实现了10~200 Mbit·s-1速率的LVDS数据接收以及10~50 Mbit·s-1任意速率的LVDS数据发送。此板卡的设计,可以有效地应用于某遥测模拟信号源,并对待测设备的LVDS总线协议进行全面测试。 發(fā)表于:2012/6/25 行动起来!2012年第八届Digilent电子设计大赛国际决赛! 2012年第八届Digilent电子设计大赛国际决赛将于9月28日,在美国华盛顿州普尔曼市Digilent公司举行。代表中国区参加本届国际决赛的4支参赛队,分别来自浙江大学、华南理工大学、华中科技大学和山东大学。上海德致伦电子科技有限公司将全额资助每队一名队员出国参赛,资助包括其往返美国的机票和在美国的食宿。 發(fā)表于:2012/6/25 分析FPGA的基本结构 FPGA由6部分组成,分别为可编程输入/输出单元、基本可编程逻辑单元、嵌入式块RAM、丰富的布线资源、底层嵌入功能单元和内嵌专用硬核等。 發(fā)表于:2012/6/25 三维视频深度图像处理及其ASIC实现 基于自适应色度分割方法,采用专用集成电路(ASIC)完成深度图像的处理及优化。系统级仿真验证结果表明,该深度图像处理方法具有实时性、兼容性、实用性等特点,适用于实时自由视点3D视频的处理。 發(fā)表于:2012/6/21 IMEC探讨10nm以下制程变异 CMOS仍然可以微缩,只是更加困难。当达到次15nm时,就会需要更先进的超紫外光(EUV)和更先进的图案技术。这也意味着势必要朝3D元件架构,如FinFET元件转移,而这又需要在材料方面的创新。 發(fā)表于:2012/6/21 基于FPGA的全局异步局部同步四相单轨握手协议实现 在常规FPGA中设计了基于LUT的异步状态保持单元,实现了全局异步局部同步系统的接口电路、时钟暂停电路,进一步完成四相单轨握手协议。基于Quartus软件的逻辑锁定技术,采用Verilog HDL进行行为描述,构建了无冒险C单元库。在Altera CycloneⅡ EP2C35F672C6器件上,完成了GALS系统的时序仿真,证明了四相单轨握手的正确性。 發(fā)表于:2012/6/20 中芯与灿芯40LL双核ARM Cortex-A9测试达1.3GHz 中芯国际集成电路制造有限公司("中芯国际",纽约证券交易所:SMI,香港联合交易所:981)和国际领先的IC设计公司及一站式服务供应商 -- 灿芯半导体(上海)有限公司(以下简称"灿芯半导体")今日宣布采用中芯国际40纳米低漏电工艺的ARM® Cortex™-A9 MPCore™双核芯片测试结果达到1.3GHz。 發(fā)表于:2012/6/20 面向移动安全存储的密码SoC设计与实现 针对目前移动存储设备大量的失泄密事件,提出了一种适用于移动安全存储设备的密码SoC设计方案,并在FPGA开发板上进行了验证。该SoC集成自主设计的安全协处理器,能够支持多种密码算法。介绍了NAND Flash控制器的设计方案,并在此基础上提出了高速存取技术。基于FPGA的测试结果表明,该SoC能够有效完成多种密码操作,具有较高的数据吞吐率。基于SMIC 0.18 μm工艺综合后的结果显示,工作频率能够达到100 MHz,面积约为250万门。 發(fā)表于:2012/6/20 <…278279280281282283284285286287…>