| 基于FPGA的LVDS多通道视频流自动校准设计与实现 | |
| 所屬分類:技术论文 | |
| 上傳者:wwei | |
| 文檔大?。?span>3113 K | |
| 標簽: FPGA LVDS SerDes | |
| 所需積分:0分積分不夠怎么辦? | |
| 文檔介紹:基于Micro-LED产品系列,设计了一种基于FPGA的LVDS自动校准多通道视频流传输系统。系统平台外挂GSV2011解码芯片,把解码得到的2K@120 Hz/4K@60 Hz视频流信号,通过自定义封装为80 bit数据推送到LYDNT27001恒流源显示驱动芯片。系统中视频流数据传输涉及多级FPGA芯片数据传输,使用LVDS低压差分传输技术,在数据流传输过程中找到参考端和监视端信号,从而去调节SerDes中数据位对齐和采样稳定性的问题。该系统视频流数据通过LVDS多通道传输,传输速率可达10 Gb/s。此试验工程表明,该系统能够稳定、可靠、高效工作,具备一定的工程实用价值。 | |
| 現(xiàn)在下載 | |
| VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。 | |
Copyright ? 2005-2024 華北計算機系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2