基于FPGA的LVDS多通道視頻流自動校準(zhǔn)設(shè)計與實現(xiàn) | |
所屬分類:技術(shù)論文 | |
上傳者:wwei | |
文檔大小:3113 K | |
標(biāo)簽: FPGA LVDS SerDes | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:基于Micro-LED產(chǎn)品系列,設(shè)計了一種基于FPGA的LVDS自動校準(zhǔn)多通道視頻流傳輸系統(tǒng)。系統(tǒng)平臺外掛GSV2011解碼芯片,把解碼得到的2K@120 Hz/4K@60 Hz視頻流信號,通過自定義封裝為80 bit數(shù)據(jù)推送到LYDNT27001恒流源顯示驅(qū)動芯片。系統(tǒng)中視頻流數(shù)據(jù)傳輸涉及多級FPGA芯片數(shù)據(jù)傳輸,使用LVDS低壓差分傳輸技術(shù),在數(shù)據(jù)流傳輸過程中找到參考端和監(jiān)視端信號,從而去調(diào)節(jié)SerDes中數(shù)據(jù)位對齊和采樣穩(wěn)定性的問題。該系統(tǒng)視頻流數(shù)據(jù)通過LVDS多通道傳輸,傳輸速率可達(dá)10 Gb/s。此試驗工程表明,該系統(tǒng)能夠穩(wěn)定、可靠、高效工作,具備一定的工程實用價值。 | |
現(xiàn)在下載 | |
VIP會員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2