基于FPGA的高精度鑒相器實(shí)現(xiàn)
所屬分類:技術(shù)論文
上傳者:aetmagazine
文檔大?。?span>577 K
標(biāo)簽: FPGA FIR 鑒相器
所需積分:0分積分不夠怎么辦?
文檔介紹:基于模擬電路的鑒相器雖然響應(yīng)速度快,但是很難達(dá)到較高的精度,并且開發(fā)周期長(zhǎng)不易優(yōu)化。為了可以實(shí)時(shí)檢測(cè)MEMS器件諧振時(shí)微小的相位變化,提出一種基于FPGA的高精度鑒相器。該鑒相器主要是由數(shù)字混頻器、FIR數(shù)字濾波器、DDS信號(hào)發(fā)生器以及模數(shù)轉(zhuǎn)換電路組成。鑒相方法是通過將被測(cè)信號(hào)與一同頻、相位可調(diào)、且初始相位為90°的參考信號(hào)混頻,并通過高階FIR濾波器提取與相位有關(guān)的差頻信號(hào),調(diào)節(jié)參考信號(hào)相位使得此差頻信號(hào)趨近于0,則此參考信號(hào)的相位調(diào)節(jié)量即為被測(cè)信號(hào)的相位。鑒相器的時(shí)鐘頻率為100 MHz,鑒相精度可以達(dá)到0.000 1°。工作頻率靈活可調(diào),并且應(yīng)用于鎖相環(huán)中時(shí),可以很方便地與MEMS器件的驅(qū)動(dòng)電路兼容。
現(xiàn)在下載
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。