頭條 銀湖資本完成對(duì)Altera的51%股權(quán)收購(gòu) 北京時(shí)間9月15日晚間,全球 FPGA 創(chuàng)新技術(shù)領(lǐng)導(dǎo)者 Altera 宣布,全球技術(shù)投資巨頭銀湖資本(Silver Lake)已完成對(duì) Altera 51% 股權(quán)的收購(gòu),該股權(quán)原由英特爾公司持有。同時(shí),英特爾將保留 Altera 49% 的股權(quán),此舉也彰顯了雙方對(duì) Altera 未來(lái)良好發(fā)展充滿信心。 最新資訊 臺(tái)積電推出新設(shè)計(jì)參考流程 支持28納米工藝 廠商新聞,站點(diǎn)首頁(yè),資訊,EDA及可編程 發(fā)表于:7/24/2009 大陸公司該如何學(xué)習(xí)聯(lián)發(fā)科? 多方視點(diǎn),站點(diǎn)首頁(yè),資訊,EDA及可編程,消費(fèi)電子 發(fā)表于:7/23/2009 視頻字符疊加技術(shù)的發(fā)展及四種實(shí)現(xiàn)方案 技術(shù)論文,站點(diǎn)首頁(yè),技術(shù),EDA及可編程,多媒體 發(fā)表于:7/22/2009 基于CORDIC算法的數(shù)字圖像旋轉(zhuǎn)實(shí)現(xiàn) FPGA平臺(tái)上,設(shè)計(jì)了包括坐標(biāo)旋轉(zhuǎn)引擎和插值" title="雙線性插值">雙線性插值器的數(shù)字圖像旋轉(zhuǎn)系統(tǒng)。闡述了基于CORDIC算法坐標(biāo)旋轉(zhuǎn)引擎的設(shè)計(jì)原理,并采用高速的流水線架構(gòu)實(shí)現(xiàn)上述電路。綜合后的仿真結(jié)果表明,旋轉(zhuǎn)后的圖像色彩豐富,細(xì)節(jié)部分清晰,可望達(dá)到100幀/s的速度,滿足高分辨率實(shí)時(shí)應(yīng)用場(chǎng)合的要求。 發(fā)表于:7/21/2009 收購(gòu)Luminary,德州儀器描繪MCU嶄新藍(lán)圖 廠商新聞,站點(diǎn)首頁(yè),資訊,MCU/DSP,EDA及可編程 發(fā)表于:7/21/2009 Actel混合信號(hào)功率管理工具為FUSION混合信號(hào)FPGA提供完整的圖形設(shè)計(jì)方案 新器件,站點(diǎn)首頁(yè),芯片,EDA及可編程 發(fā)表于:7/21/2009 Actel宣布正式付運(yùn)Fusion 高級(jí)開(kāi)發(fā)工具套件 愛(ài)特公司 (Actel Corporation)宣布正式付運(yùn)Fusion高級(jí)開(kāi)發(fā)工具套件,協(xié)助設(shè)計(jì)人員開(kāi)發(fā)系統(tǒng)和功率管理應(yīng)用。該工具套件帶有Actel Fusion 混合信號(hào)FPGA,并在單個(gè)電路板上配備多個(gè)板上電壓調(diào)節(jié)器,一個(gè)指示器LED陣列和一個(gè)OLED顯示器,提供關(guān)于標(biāo)識(shí)狀態(tài)、系統(tǒng)信息,以及電壓、溫度或電流讀數(shù)的直接反饋信息。 發(fā)表于:7/21/2009 基于FPGA的PLL頻率合成器 應(yīng)用FPGA,采用PLL頻率合成技術(shù),結(jié)合教學(xué)實(shí)驗(yàn)平臺(tái)的需要,設(shè)計(jì)出了一個(gè)整數(shù)/半整數(shù)頻率合成器,輸出范圍為1 kHz~999.5 kHz,步進(jìn)頻率可達(dá)到0.5 kHz。與以前的教學(xué)實(shí)驗(yàn)裝置相比,系統(tǒng)在性能指標(biāo)、直觀性等方面都有所提高,不僅可以用于教學(xué)實(shí)驗(yàn),還可以用作頻率源、頻率計(jì)。 發(fā)表于:7/21/2009 NetLogic采用臺(tái)積電技術(shù)生產(chǎn)40納米處理器 廠商新聞,站點(diǎn)首頁(yè),資訊,EDA及可編程 發(fā)表于:7/20/2009 可伸縮雙域Montgomery乘法器的優(yōu)化設(shè)計(jì)與實(shí)現(xiàn) 技術(shù)論文,站點(diǎn)首頁(yè),技術(shù),EDA及可編程 發(fā)表于:7/17/2009 ?…506507508509510511512513514515…?