頭條 基于FPGA的視頻處理硬件平臺(tái)設(shè)計(jì)與實(shí)現(xiàn) 為了滿(mǎn)足機(jī)載顯示器畫(huà)面顯示多元化的要求,提出了一種基于FPGA的視頻轉(zhuǎn)換與疊加技術(shù),該技術(shù)以FPGA為核心,搭配解碼電路及信號(hào)轉(zhuǎn)換電路等外圍電路,可實(shí)現(xiàn)XGA與PAL模擬視頻信號(hào)轉(zhuǎn)換為RGB數(shù)字視頻信號(hào),并且與數(shù)字圖像信號(hào)疊加顯示,具有很強(qiáng)的通用性和靈活性。實(shí)驗(yàn)結(jié)果表明,視頻轉(zhuǎn)換與疊加技術(shù)能夠滿(mǎn)足機(jī)載顯示器畫(huà)面顯示的穩(wěn)定可靠、高度集成等要求,具備較高的應(yīng)用價(jià)值。 最新資訊 SpringSoft Community Conference 2009 來(lái)到中國(guó) 廠商新聞,站點(diǎn)首頁(yè),資訊,EDA及可編程 發(fā)表于:7/28/2009 UltraFast 數(shù)字可編程的 5A LDO具 85mV 壓差和 25uVRMS 噪聲 新器件,站點(diǎn)首頁(yè),芯片,EDA及可編程 發(fā)表于:7/27/2009 擴(kuò)頻通信中高精度數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì) 芯片及解決方案,站點(diǎn)首頁(yè),芯片,網(wǎng)絡(luò)與通信,EDA及可編程,數(shù)據(jù)采集 發(fā)表于:7/27/2009 基于Virtex 系列FPGA的可編程嵌入式信號(hào)處理背板的開(kāi)發(fā)設(shè)計(jì) 技術(shù)論文,站點(diǎn)首頁(yè),技術(shù),MCU/DSP,EDA及可編程 發(fā)表于:7/27/2009 塑料光纖通信中基帶升余弦濾波器的FPGA實(shí)現(xiàn) 技術(shù)論文,站點(diǎn)首頁(yè),技術(shù),網(wǎng)絡(luò)與通信,EDA及可編程 發(fā)表于:7/24/2009 一種高安全性的便攜式USB存儲(chǔ)加密系統(tǒng) 芯片及解決方案,站點(diǎn)首頁(yè),芯片,EDA及可編程,便攜設(shè)備 發(fā)表于:7/24/2009 臺(tái)積電推出新設(shè)計(jì)參考流程 支持28納米工藝 廠商新聞,站點(diǎn)首頁(yè),資訊,EDA及可編程 發(fā)表于:7/24/2009 大陸公司該如何學(xué)習(xí)聯(lián)發(fā)科? 多方視點(diǎn),站點(diǎn)首頁(yè),資訊,EDA及可編程,消費(fèi)電子 發(fā)表于:7/23/2009 視頻字符疊加技術(shù)的發(fā)展及四種實(shí)現(xiàn)方案 技術(shù)論文,站點(diǎn)首頁(yè),技術(shù),EDA及可編程,多媒體 發(fā)表于:7/22/2009 基于CORDIC算法的數(shù)字圖像旋轉(zhuǎn)實(shí)現(xiàn) FPGA平臺(tái)上,設(shè)計(jì)了包括坐標(biāo)旋轉(zhuǎn)引擎和插值" title="雙線性插值">雙線性插值器的數(shù)字圖像旋轉(zhuǎn)系統(tǒng)。闡述了基于CORDIC算法坐標(biāo)旋轉(zhuǎn)引擎的設(shè)計(jì)原理,并采用高速的流水線架構(gòu)實(shí)現(xiàn)上述電路。綜合后的仿真結(jié)果表明,旋轉(zhuǎn)后的圖像色彩豐富,細(xì)節(jié)部分清晰,可望達(dá)到100幀/s的速度,滿(mǎn)足高分辨率實(shí)時(shí)應(yīng)用場(chǎng)合的要求。 發(fā)表于:7/21/2009 ?…506507508509510511512513514515…?