頭條 開啟工業(yè)4.0:集成EtherCAT和萊迪思FPGA實(shí)現(xiàn)高級(jí)自動(dòng)化 隨著工業(yè)領(lǐng)域向?qū)崿F(xiàn)工業(yè)4.0的目標(biāo)不斷邁進(jìn),市場(chǎng)對(duì)具備彈性連接、低功耗、高性能和強(qiáng)大安全性的系統(tǒng)需求與日俱增。 然而,實(shí)施數(shù)字化轉(zhuǎn)型并非總是一帆風(fēng)順。企業(yè)必須在現(xiàn)有環(huán)境中集成這些先進(jìn)系統(tǒng),同時(shí)應(yīng)對(duì)軟件孤島、互聯(lián)網(wǎng)時(shí)代前的老舊設(shè)備以及根深蒂固的工作流程等挑戰(zhàn)。它們需要能夠在這些限制條件下有針對(duì)性地應(yīng)用高性能軟硬件的解決方案。 最新資訊 基于Xilinx Spartan-3A DSP的安全視頻分析 作者:CsabaRekeczky,Eutecus公司聯(lián)合首席技術(shù)官兼副總裁,rcsaba@eutecus.comJoeMallett,賽靈思公司高級(jí)產(chǎn)品線經(jīng)理,jmallett@xilinx 發(fā)表于:7/17/2012 推出擁有強(qiáng)大設(shè)計(jì)工具的LATTICE DIAMOND 2.0軟件,用于新的低成本、低功耗LatticeECP4 FPGA系列 萊迪思半導(dǎo)體公司(NASDAQ: LSCC)今天宣布推出其Lattice Diamond®設(shè)計(jì)軟件2.0版本,萊迪思FPGA產(chǎn)品的旗艦設(shè)計(jì)環(huán)境。2.0版本包括對(duì)新的LatticeECP4?FPGA系列的高級(jí)支持,針對(duì)成本和功耗敏感的無線,有線,視頻和計(jì)算應(yīng)用,重新定義了低成本、低功耗、中檔FPGA市場(chǎng)。 發(fā)表于:7/17/2012 基于PXI總線接口的高速數(shù)字化儀模塊 本文所設(shè)計(jì)的數(shù)字化儀是基于高性能FPGA芯片實(shí)現(xiàn)的,F(xiàn)PGA承擔(dān)了絕大部分的控制和數(shù)據(jù)處理任務(wù),是本設(shè)計(jì)的核心器件。對(duì)FPGA進(jìn)行模塊 化設(shè)計(jì),是大型系統(tǒng)設(shè)計(jì)的常用方法。合理分割功能模塊,能加快FPGA的開發(fā),也有利于代碼的移植和重復(fù)利用。在設(shè)計(jì)時(shí)將FPGA分成高速A/D接口模 塊、數(shù)據(jù)降速模塊、調(diào)理通路控制模塊、存儲(chǔ)接口模塊、PXI接口控制模塊等主要功能模塊設(shè)計(jì)。 發(fā)表于:7/17/2012 基于FPGA和PCI的高精度測(cè)速板卡的設(shè)計(jì)與實(shí)現(xiàn) 經(jīng)典的碼盤數(shù)字測(cè)速方法有M 法、T 法、M/ T 法,但都有一定的不足。為了克服原有方法的不足,設(shè)計(jì)并實(shí)現(xiàn)了一種在較大速度范圍都有良好精度和良好快速性的測(cè)速方法。電路采用FPGA 實(shí)現(xiàn),測(cè)速得到的數(shù)據(jù)通過PCI 總線從設(shè)備控制器實(shí)現(xiàn)與控制計(jì)算機(jī)通信。從而根據(jù)實(shí)際傳輸?shù)男枰?,簡化了PCI 從設(shè)備控制器,實(shí)現(xiàn)了PCI 總線I/ O 普通讀與猝發(fā)讀數(shù)據(jù)的功能。 發(fā)表于:7/17/2012 基于Java平臺(tái)的可編程嵌入式系統(tǒng)設(shè)計(jì) 傳統(tǒng)的嵌入式產(chǎn)品只能實(shí)現(xiàn)某種特定的功能,不能滿足用戶可變的豐富多彩的應(yīng)用需求。為解決這個(gè)問題,本文設(shè)計(jì)并實(shí)現(xiàn)了一種使用Java作為軟件平臺(tái)的基于FPGA的可編程嵌入式系統(tǒng),以實(shí)現(xiàn)系統(tǒng)對(duì)多種本地應(yīng)用和網(wǎng)絡(luò)的支持。 發(fā)表于:7/17/2012 基于FPGA和SMT387的SAR數(shù)據(jù)采集與存儲(chǔ)系統(tǒng) 設(shè)計(jì)并實(shí)現(xiàn)了一種應(yīng)用于SAR,基于SATA硬盤的高速數(shù)據(jù)采集和存儲(chǔ)系統(tǒng)。采用FPGA實(shí)現(xiàn)系統(tǒng)工作時(shí)序控制,DSP功能模塊完成信號(hào)的 處理和對(duì)硬盤的操作。該系統(tǒng)能夠?qū)崿F(xiàn)脫機(jī),長時(shí)間,高速大容量的數(shù)據(jù)存儲(chǔ)。 發(fā)表于:7/17/2012 基于FPGA的CCD相機(jī)時(shí)序發(fā)生器 這種設(shè)計(jì)方案簡單、可靠、實(shí)用。在綜合比較各種硬件實(shí)現(xiàn)電路的優(yōu) 缺點(diǎn)后,選用現(xiàn)場(chǎng)可編程邏輯門陣列(FPGA) 作為硬件設(shè)計(jì)平臺(tái),使用VHDL 語言對(duì)驅(qū)動(dòng)電路方案進(jìn)行了硬件描述,采用EDA 軟件對(duì)所設(shè)計(jì)的時(shí)序發(fā)生器成功地進(jìn)行了功能仿真。最后針對(duì)XILINX公司的可編程邏輯器件XC2VP20-FF1152進(jìn)行了適配和硬件電路調(diào)試,進(jìn)而 實(shí)現(xiàn)了對(duì)整個(gè)科學(xué)級(jí)CCD 相機(jī)的控制。 發(fā)表于:7/17/2012 LTE基帶目標(biāo)設(shè)計(jì)平臺(tái)方案詳解 滿足下一代無線基站設(shè)計(jì)的靈活性和可擴(kuò)展性Xilinx®FPGAs是處理無線基站設(shè)計(jì)的理想平臺(tái),可以滿足不斷提高的技術(shù)和商業(yè)要求。其具有固有的可擴(kuò)展性和可重構(gòu)性,可以降低在動(dòng)態(tài)的市場(chǎng)中需要進(jìn) 發(fā)表于:7/17/2012 Xilinx Spartan-3A FPGA 的DDR2接口設(shè)計(jì) 基于FPGA的SDRAM控制器,以高可靠性、強(qiáng) 可移植性、易于集成的特點(diǎn),逐漸取代以往的專用控制器而成為主流解決方案。本文采用Xilinx公司的Spartan-3A系列FPGA和Hynix公司 的DDR2 SDRAM器件HY5PS121621實(shí)現(xiàn)DDR2控制器的設(shè)計(jì)。 發(fā)表于:7/16/2012 基于FPGA的伺服驅(qū)動(dòng)器分周比的實(shí)現(xiàn) 本文提出的分周比實(shí)現(xiàn)方法可以準(zhǔn)確地將光電編碼器輸出的正交信號(hào)按照設(shè)定的分周比進(jìn)行分頻。通過設(shè)定分頻比可以實(shí)現(xiàn)1~256倍的分頻,甚至更 高。在實(shí)際系統(tǒng)中,還可以利用MCU通過總線在線配置分周比。假如要實(shí)現(xiàn)分?jǐn)?shù)比例的分周比,也只需在本方案基礎(chǔ)上稍加改進(jìn)即可。 發(fā)表于:7/16/2012 ?…268269270271272273274275276277…?