頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設(shè)備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發(fā)的現(xiàn)場可編程門陣列(FPGA)使工程師能夠?qū)⒕哂凶远x邏輯的比特流下載到臺式編程器中立即運(yùn)行,而無需等待數(shù)周才能從晶圓廠返回芯片。如果出現(xiàn)錯誤或問題,設(shè)備可以在那里重新編程。 最新資訊 基于異構(gòu)平臺的自適應(yīng)圖像去馬賽克的OpenCL加速 基于異構(gòu)計(jì)算概念,使用GPU和OpenCL加速了一個高復(fù)雜度的自適應(yīng)圖像去馬賽克算法,并在AMD Bald Eagle和FirePro W8100 組成的異構(gòu)計(jì)算平臺上完成了功能和性能測試。實(shí)驗(yàn)結(jié)果表明,該異構(gòu)平臺能取得良好的圖像重建效果,W8100處理圖像的速率超過了100 f/s,每幀圖像有1 920×1 080個像素,證明異構(gòu)計(jì)算平臺及OpenCL可滿足醫(yī)療、網(wǎng)絡(luò)監(jiān)控等應(yīng)用領(lǐng)域?qū)Ω邘?、高清圖像影像的需求。 發(fā)表于:5/16/2016 移動游戲開發(fā)進(jìn)入“ARM大學(xué)計(jì)劃” ARM宣布其大學(xué)計(jì)劃取得新進(jìn)展,新增移動游戲開發(fā)課程,并發(fā)布全新教學(xué)套件,以適應(yīng)全球移動游戲領(lǐng)域快速發(fā)展對創(chuàng)新人才的需求。 發(fā)表于:5/13/2016 Altera發(fā)布Quartus Prime Pro設(shè)計(jì)軟件 Altera,現(xiàn)在已屬英特爾公司,今天發(fā)布新的產(chǎn)品版Quartus® Prime Pro設(shè)計(jì)軟件,進(jìn)一步提高了FPGA設(shè)計(jì)性能和設(shè)計(jì)團(tuán)隊(duì)的效率。Quartus Prime Pro軟件設(shè)計(jì)用于支持英特爾下一代高度集成的大容量FPGA,這將推動云計(jì)算、數(shù)據(jù)中心、物聯(lián)網(wǎng)及其連網(wǎng)等領(lǐng)域的創(chuàng)新。內(nèi)置在最新版軟件中的功能前所未有的縮短了編譯時間,提供通用設(shè)計(jì)輸入方法,簡化了知識產(chǎn)權(quán)(IP)的集成,從而加速了大規(guī)模FPGA設(shè)計(jì)流程。 發(fā)表于:5/13/2016 賽普拉斯全新可編程振蕩器系列 賽普拉斯半導(dǎo)體公司(納斯達(dá)克股票交易代碼:CY)今日推出一款全新高性能可編程振蕩器系列,可為嵌入式系統(tǒng)提供業(yè)界最佳的抖動性能和廣泛的輸出頻率。CY294X可編程振蕩器的性能高于40/100GbE、SyncE、IEEE 1588等高速接口標(biāo)準(zhǔn)苛刻的參考時鐘要求,是交換機(jī)、路由器、無線基站、光纖入戶(FTTH)集線器以及任何需要高性能時鐘的網(wǎng)絡(luò)應(yīng)用的理想選擇。 發(fā)表于:5/13/2016 萊迪思半導(dǎo)體針對工業(yè)市場提供增強(qiáng)的視頻橋接解決方案 萊迪思半導(dǎo)體公司(NASDAQ: LSCC),客制化智能互連解決方案市場的領(lǐng)先供應(yīng)商,今日宣布針對工業(yè)市場推出19款HDMI®產(chǎn)品。HDMI發(fā)送器、接收器、端口處理器和視頻處理器套件保證了無縫的“即插即用”連接,超越了傳統(tǒng)消費(fèi)電子和移動應(yīng)用。 發(fā)表于:5/13/2016 Sentral Group使用Mentor新一代Capital制造技術(shù) Mentor Graphics公司(納斯達(dá)克代碼:MENT) 今天宣布,線束和特殊電纜的美國制造商 Sentral Group 通過部署 Mentor Capital® 套件中的生產(chǎn)制造模塊,顯著改進(jìn)了線束生產(chǎn)制造設(shè)計(jì)流程。由此,從設(shè)計(jì)接收到車間都實(shí)現(xiàn)了大量自動化和連續(xù)數(shù)據(jù)流,進(jìn)而壓縮周轉(zhuǎn)時間、最大幅度減少錯誤并降低工程成本。 發(fā)表于:5/13/2016 是德科技為 IMS-SIP 網(wǎng)絡(luò)仿真器軟件添加增強(qiáng)型語音服務(wù)編解碼器 是德科技公司(NYSE:KEYS)日前宣布為 Keysight E6966B IMS-SIP 網(wǎng)絡(luò)仿真器軟件添加新的 3GPP 增強(qiáng)型語音服務(wù)(EVS)編解碼器。此外,是德科技還在其 LTE/LTE-A 測試應(yīng)用軟件中添加更多的 IMS/VoLTE 控制功能,從而使運(yùn)行該應(yīng)用軟件的 UXM 無線測試儀功能進(jìn)一步增強(qiáng)。 發(fā)表于:5/11/2016 慧銳Customer Engagement Optimization解決方案 慧銳系統(tǒng)有限公司(Verint® Systems Inc.,納斯達(dá)克股票代碼:VRNT)日前宣布,全球知名集裝箱航運(yùn)公司部署了Verint企業(yè)人力資源管理軟件解決方案,該方案包括桌面流程分析及績效管理。該企業(yè)將在其處理流程工作的全球服務(wù)中心應(yīng)用這些技術(shù),以推動企業(yè)后臺辦公運(yùn)營取得卓越成果。 發(fā)表于:5/10/2016 改進(jìn)的時鐘偏斜誤差校正方法的FPGA實(shí)現(xiàn) 利用改進(jìn)的完美重構(gòu)方法對多A/D采樣系統(tǒng)的時鐘偏斜誤差校正方法進(jìn)行了FPGA實(shí)現(xiàn)。采用自頂向下和模塊化的設(shè)計(jì)方法,實(shí)現(xiàn)了多路采樣數(shù)據(jù)的相位同步模塊、數(shù)據(jù)位置映射模塊、并行多相濾波器組模塊以及多路數(shù)據(jù)合成模塊。對完美重構(gòu)方法中的濾波器組運(yùn)用多相分解技術(shù)將其化為并行結(jié)構(gòu)濾波器組,對輸出數(shù)據(jù)采用流水線結(jié)構(gòu)加法器組進(jìn)行處理,降低了系統(tǒng)運(yùn)算延遲,提高了系統(tǒng)的實(shí)時性。在MATLAB和ModelSim中進(jìn)行仿真,結(jié)果表明了該實(shí)現(xiàn)的正確性和有效性。 發(fā)表于:5/10/2016 免費(fèi)軟件工具讓用戶通過STM8微控制器開發(fā)微型智能設(shè)備 橫跨多重電子應(yīng)用領(lǐng)域、全球領(lǐng)先的半導(dǎo)體供應(yīng)商意法半導(dǎo)體 (STMicroelectronics,簡稱ST;紐約證券交易所代碼:STM)進(jìn)一步擴(kuò)大其深受市場歡迎的STM8微控制器的選擇范圍,支持智能裝置設(shè)計(jì)人員選用STM8微控制器開發(fā)方便現(xiàn)代工作生活的經(jīng)濟(jì)型計(jì)算任務(wù)。 發(fā)表于:5/10/2016 ?…164165166167168169170171172173…?