日前,2018年度Cadence中國用戶大會(CDNLIVE2018)在上海召開,來自集成電路產(chǎn)業(yè)鏈上下游的超過1000人工程師集聚在一堂,Cadence的技術(shù)用戶、開發(fā)者與業(yè)界專家一起,針對集成電路設(shè)計(jì)的關(guān)鍵設(shè)計(jì)和驗(yàn)證問題,高階工藝芯片、復(fù)雜SoC和系統(tǒng)設(shè)計(jì)等創(chuàng)新技術(shù)和理念進(jìn)行了廣泛交流,分享設(shè)計(jì)者們的成功案例和解決經(jīng)驗(yàn)。
大會每年都會面向用戶征集技術(shù)論文,分享設(shè)計(jì)者們是如何使用Cadence技術(shù),以及他們高效實(shí)現(xiàn)硅片、SoC和系統(tǒng)的技巧,內(nèi)容涵蓋設(shè)計(jì)與IP設(shè)計(jì)、集成與驗(yàn)證等所有方面。同時(shí),論文評選專家將選擇用戶授權(quán)的大量論文資料進(jìn)行展示和評選,從中評選出優(yōu)秀作品和最佳論文。
經(jīng)過專家評委的認(rèn)真評選,題為《Multi-Tap FlexHtree在高性能CPU設(shè)計(jì)中的應(yīng)用》的論文獲評2018年度最佳論文將,論文作者來自于天津飛騰信息技術(shù)有限公司的彭書濤、黃薇、邊少鮮。
Cadence公司全球副總裁石豐瑜先生為論文作者頒發(fā)了獲獎(jiǎng)證書。
該論文嚴(yán)密且理論深度較高,對于高性能CPU設(shè)計(jì),特別是在16 nm以及更高級的工藝節(jié)點(diǎn)開發(fā)進(jìn)行了深入分析。在這一節(jié)點(diǎn)上,signoff的corner很多,增加公共時(shí)鐘路徑長度、改善各RC端角下時(shí)鐘延遲的一致性、降低設(shè)計(jì)的局部時(shí)鐘偏斜已經(jīng)成為數(shù)字后端設(shè)計(jì)師的共識。
Cadence innovus工具新增的multi-tap FlexHtree結(jié)構(gòu)時(shí)鐘樹方案不僅提供了H-tree對稱的時(shí)鐘緩沖器單元結(jié)構(gòu)和相等的線長特點(diǎn),而且其對幾何對稱性降低了要求,確保了時(shí)序單元擺放完畢后就可以進(jìn)行時(shí)鐘樹綜合。建立了一個(gè)自動(dòng)化的FlexHtree實(shí)現(xiàn)流程來降低不同corner下的時(shí)鐘偏斜。
論文詳細(xì)討論了FlexHtree tap點(diǎn)的數(shù)量以及子樹時(shí)鐘綜合引擎對時(shí)鐘偏斜和設(shè)計(jì)時(shí)序的影響,進(jìn)而找到了一個(gè)較好的FlexHtree實(shí)現(xiàn)方案。最后從時(shí)序、功耗和單元數(shù)量等方面對FlexHtree、CCOPT和魚骨型Fishbone結(jié)構(gòu)時(shí)鐘樹進(jìn)行了較為全面的比較,從而得出該設(shè)計(jì)更適合采用靈活的FlexHtree結(jié)構(gòu)。