基于DSP和FPGA的實(shí)時(shí)圖像采集處理系統(tǒng)的設(shè)計(jì) | |
所屬分類:參考設(shè)計(jì) | |
上傳者:aet | |
文檔大?。?span>507 K | |
標(biāo)簽: FPGA | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:針對目前對圖像采集處理系統(tǒng)的高速性和便攜性的要求,設(shè)計(jì)了一套基于DSP、FPGA和ARM9的實(shí)時(shí)圖像采集處理系統(tǒng)。該系統(tǒng)主要利用FPGA的SoPC系統(tǒng)定制NiosⅡ軟核處理器及相關(guān)外設(shè)IP核來完成圖像數(shù)據(jù)的采集和存儲。DSP通過EMIF接口和EDMA接口完成數(shù)據(jù)的搬移和圖像處理的算法。ARM作為主機(jī),通過HPI接口與DSP進(jìn)行數(shù)據(jù)通信。結(jié)果表明,該平臺工作性能穩(wěn)定,處理能力強(qiáng),能完成算法的數(shù)據(jù)處理并對數(shù)據(jù)實(shí)時(shí)顯示,適用于自動循跡、模式識別等高速數(shù)據(jù)采集的應(yīng)用場合。 | |
現(xiàn)在下載 | |
VIP會員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2