| 基于USB總線的多通道數(shù)據(jù)采集系統(tǒng)設計 | |
| 所屬分類:參考設計 | |
| 上傳者:aet | |
| 文檔大小:486 K | |
| 標簽: FPGA | |
| 所需積分:0分積分不夠怎么辦? | |
| 文檔介紹:介紹了以FPGA為控制核心、以USB2.0為數(shù)據(jù)接口的多通道數(shù)據(jù)采集系統(tǒng),通過對模/數(shù)轉換器件(ADS8365)的控制完成4路信號的采集。系統(tǒng)包括信號調理模塊、模/數(shù)轉換模塊、FPGA控制模塊、數(shù)據(jù)緩存模塊和USB接口模塊。系統(tǒng)的A/D轉換精度為16 bit,采樣率為27 kHz,保證了數(shù)據(jù)采集的準確性和實時性。此外,系統(tǒng)還具有一定容量的FIFO數(shù)據(jù)緩存,方便與其他系統(tǒng)進行數(shù)據(jù)交換。 | |
| 現(xiàn)在下載 | |
| VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。 | |
Copyright ? 2005-2024 華北計算機系統(tǒng)工程研究所版權所有 京ICP備10017138號-2