基于FPGA的圓光柵編碼器數(shù)據(jù)采集系統(tǒng)設(shè)計 | |
所屬分類:參考設(shè)計 | |
上傳者:aet | |
文檔大?。?span>508 K | |
標簽: FPGA | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:介紹了一種基于FPGA的圓光柵編碼器數(shù)據(jù)采集系統(tǒng)的設(shè)計方法。通過分析圓光柵的實際工作情況,將系統(tǒng)分為三大模塊,詳細闡述了濾波模塊實現(xiàn)消除高頻信號干擾,計數(shù)模塊實現(xiàn)四倍頻、辨向與脈沖計數(shù),以及數(shù)據(jù)通信模塊實現(xiàn)跨時鐘域數(shù)據(jù)傳輸功能的具體方法。最后通過Modelsim仿真驗證了系統(tǒng)設(shè)計的可行性與可靠性。本系統(tǒng)具有高集成、可擴展、便于移植的特點,可廣泛應用于相關(guān)領(lǐng)域。 | |
現(xiàn)在下載 | |
VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2