AVS全I幀視頻編碼器的FPGA實時實現(xiàn) | |
所屬分類:解決方案 | |
上傳者:aet | |
文檔大?。?span>485 K | |
標(biāo)簽: FPGA | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:AVS視頻編碼標(biāo)準(zhǔn)是我國自主知識產(chǎn)權(quán)的信源編碼標(biāo)準(zhǔn)。完成了AVS視頻編碼器在FPGA平臺上的設(shè)計與實現(xiàn)。考慮硬件平臺的結(jié)構(gòu)特點,采用可重用設(shè)計和流水線設(shè)計對編碼器進行優(yōu)化,保證了流水線的高效運行以及硬件資源的最優(yōu)利用。通過ISE軟件仿真和Xilinx公司Vritex-4 pro平臺驗證,最高工作頻率可達110 MHz,滿足CIF分辨率下I幀在FPGA硬件平臺的實時編碼要求。 | |
現(xiàn)在下載 | |
VIP會員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2