基于包絡(luò)擬合法的FPGA超聲測(cè)距系統(tǒng)設(shè)計(jì) | |
所屬分類:參考設(shè)計(jì) | |
上傳者:chenyy | |
文檔大小:201 K | |
標(biāo)簽: FPGA | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹::針對(duì)普通超聲測(cè)距系統(tǒng)精度低、速度慢的問(wèn)題,提出了一種全硬件實(shí)現(xiàn)的FPGA超聲測(cè)距系統(tǒng)。系統(tǒng)將最小二乘法的二次曲線擬合算法應(yīng)用于超聲回波包絡(luò)擬合,完成回波信號(hào)的數(shù)字信號(hào)處理和距離的測(cè)量。系統(tǒng)采用硬件描述語(yǔ)言(Verilog HDL)在ALTERA公司的EP2C70F896C6上實(shí)現(xiàn),在4米范圍內(nèi)測(cè)距誤差小于±1mm。系統(tǒng)具有測(cè)距精度高、運(yùn)算速度快的特點(diǎn)。系統(tǒng)采用FPGA結(jié)構(gòu)靈活和高精度測(cè)距算法,具備很強(qiáng)的功能擴(kuò)展性,可擴(kuò)展到超聲探傷、超聲成像等領(lǐng)域。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2