獲取目標(biāo)最佳極化算法的FPGA實(shí)現(xiàn) | |
所屬分類:參考設(shè)計(jì) | |
上傳者:aet | |
文檔大?。?span>505 K | |
標(biāo)簽: FPGA | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:根據(jù)帶門限的序列Jacobi方法,提出了一種實(shí)時(shí)獲取目標(biāo)最佳極化的FPGA實(shí)現(xiàn)方法。該方法精簡(jiǎn)了對(duì)待求矩陣最大非對(duì)角元素的搜索過(guò)程,并在FPGA中采用并行結(jié)構(gòu)的運(yùn)算模塊設(shè)計(jì),優(yōu)化了有限狀態(tài)機(jī)(FSM)的執(zhí)行時(shí)序,從而避免了CORDIC算法繁瑣的迭代過(guò)程,減少了程序運(yùn)行時(shí)間。FPGA實(shí)現(xiàn)結(jié)果表明,該方法的執(zhí)行速度比CORDIC算法至少提高了21%,具有較高的實(shí)時(shí)性。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2