基于雙核Nios II系統(tǒng)的數(shù)字預(yù)失真器設(shè)計(jì) | |
所屬分類:參考設(shè)計(jì) | |
上傳者:aet | |
文檔大?。?span>395 K | |
標(biāo)簽: FPGA | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:設(shè)計(jì)了一種基于雙核Nios II系統(tǒng)的數(shù)字預(yù)失真器(DPD)。在FPGA中構(gòu)建多查找表結(jié)構(gòu),實(shí)現(xiàn)了基于記憶多項(xiàng)式模型的DPD;采用雙核處理器完成并行RLS算法處理,保證了DPD模型參數(shù)提取過程的執(zhí)行效率。實(shí)驗(yàn)結(jié)果證明,該系統(tǒng)能夠?qū)Ψ诺姆蔷€性進(jìn)行較好補(bǔ)償。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2