基于FPGA+PC104的雷達(dá)目標(biāo)模擬器設(shè)計 | |
所屬分類:解決方案 | |
上傳者:aet | |
文檔大小:474 K | |
標(biāo)簽: FPGA | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:介紹了一種基于PC104與FPGA構(gòu)成的嵌入式系統(tǒng)來模擬雷達(dá)回波信號的方法。給出了以FPGA為核心采集雷達(dá)參數(shù)以及產(chǎn)生雷達(dá)目標(biāo)和干擾信號的硬件實現(xiàn)方法,分析了通過PC104產(chǎn)生理論航跡和進(jìn)行目標(biāo)參數(shù)計算與控制的實現(xiàn)流程。測試結(jié)果表明,該模擬器能夠逼真地實現(xiàn)雷達(dá)空情目標(biāo)及干擾信號,且具有結(jié)構(gòu)簡單、控制方便、靈活性強的優(yōu)點,可用于實裝訓(xùn)練和雷達(dá)調(diào)試。 | |
現(xiàn)在下載 | |
VIP會員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2