基于FPGA的水聲信號高速采集存儲系統(tǒng)設計
所屬分類:參考設計
上傳者:aet
文檔大?。?span>1815 K
標簽: FPGA
所需積分:0分積分不夠怎么辦?
文檔介紹:介紹了一種基于FPGA的水聲信號數(shù)據(jù)采集與存儲系統(tǒng)的設計與實現(xiàn),給出了系統(tǒng)的總體方案,并對各部分硬件和軟件的設計進行了詳細描述。系統(tǒng)以FPGA作為數(shù)據(jù)的控制處理核心,以存儲容量達2 GB的大容量NAND型Flash作為存儲介質。該系統(tǒng)主要由數(shù)據(jù)采集模塊、數(shù)據(jù)存儲模塊和RS-232串行通信模塊組成,具有穩(wěn)定可靠、體積小、功耗低、存儲容量大等特點,實驗證明該系統(tǒng)滿足設計要求。
現(xiàn)在下載
VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。