基于FPGA的CORDIC算法的改進(jìn)及實(shí)現(xiàn) | |
所屬分類:技術(shù)論文 | |
上傳者:aet | |
文檔大?。?span>491 K | |
標(biāo)簽: FPGA | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:介紹了CORDIC算法的基本原理,分析了其具體計(jì)算方法。針對(duì)利用CORDIC流水線實(shí)現(xiàn)FFT蝶形運(yùn)算耗費(fèi)資源多的問題,依據(jù)CORDIC計(jì)算迭代系數(shù)的方法改進(jìn)了CORDIC流水線的結(jié)構(gòu)形式,使其適應(yīng)FFT算法。選用 ALTERA 公司CycloneII系列的EP2C35F672C6 來實(shí)現(xiàn)整個(gè)FFT 處理器,并對(duì)設(shè)計(jì)進(jìn)行了時(shí)序仿真和硬件仿真。通過比較,計(jì)算結(jié)果與設(shè)計(jì)基本一致。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2