基于FPGA的數(shù)據(jù)采集及顯示 | |
所屬分類:參考設(shè)計 | |
上傳者:aet | |
文檔大小:492 K | |
標(biāo)簽: FPGA | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:在電力系統(tǒng)諧波分析中,模數(shù)轉(zhuǎn)換(ADC)電路是影響系統(tǒng)檢測性能的主要環(huán)節(jié)之一?;贜iosII的諧波分析系統(tǒng)具有邏輯控制能力強、信號處理實時性高、系統(tǒng)抗干擾能力強等特點。以Altera公司的DE2開發(fā)板為平臺,實現(xiàn)了采樣電路的硬件設(shè)計;在Quartus II 中用Verilog HDL語言完成了與FPGA的接口設(shè)計,并最終實現(xiàn)VGA顯示。 | |
現(xiàn)在下載 | |
VIP會員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2