基于FPGA的Sobel邊緣檢測(cè)應(yīng)用 | |
所屬分類:參考設(shè)計(jì) | |
上傳者:aet | |
文檔大小:498 K | |
標(biāo)簽: FPGA | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:針對(duì)目前數(shù)字圖像處理速度慢的問(wèn)題, 提出了一種基于 FPGA器件的 Sobel 邊緣檢測(cè)實(shí)現(xiàn)方案。Sobel 邊緣檢測(cè)分別在FPGA和MATLAB上仿真實(shí)現(xiàn),仿真結(jié)果表明,該方案可以大幅提高Sobel 邊緣檢測(cè)的速度,并且獲得了很好的邊緣檢測(cè)效果。最后列舉了一個(gè)基于FPGA器件的Sobel邊緣檢測(cè)的應(yīng)用實(shí)例。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2