基于FPGA的電力諧波分析儀的研制
所屬分類(lèi):參考設(shè)計(jì)
上傳者:aet
文檔大?。?span>499 K
標(biāo)簽: FPGA
所需積分:0分積分不夠怎么辦?
文檔介紹:研制了以FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)為主控制器實(shí)現(xiàn)的電力諧波分析儀。配以片外SDRAM和CFI_FLASH、LCD、數(shù)據(jù)采集CT/PT、A/D轉(zhuǎn)換器、串口、按鍵等硬件電路,采用基-2按時(shí)間抽取算法,以NiosII EDS 9.0為軟件平臺(tái),利用Verilog HDL硬件語(yǔ)言實(shí)現(xiàn)了2 048點(diǎn)16 bits復(fù)數(shù)塊浮點(diǎn)結(jié)構(gòu)的FFT。利用信號(hào)發(fā)生器產(chǎn)生的信號(hào)模擬電網(wǎng)中的電流電壓信號(hào)對(duì)系統(tǒng)進(jìn)行實(shí)驗(yàn)。
現(xiàn)在下載
VIP會(huì)員,AET專(zhuān)家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。