32位RISC處理器軟核的設(shè)計(jì)與驗(yàn)證( Potato-I)申請(qǐng)報(bào)告——第一屆OpenHW開放源碼硬件與嵌入式大賽三等獎(jiǎng) | |
所屬分類:調(diào)研報(bào)告 | |
上傳者:chenyy | |
文檔大小:340 K | |
標(biāo)簽: FPGA | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:設(shè)計(jì)的最終目標(biāo)是在FPGA上驗(yàn)證有著多個(gè)處理器工作模式和能夠處理中斷、異常的32位RISC處理器軟核Potato-I。 創(chuàng)新點(diǎn):指令尋址方面,CPU工作模式方面有新的嘗試。在Verilog編寫流水線方面有自己獨(dú)特的風(fēng)格。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2