基于FPGA的神經(jīng)振蕩器設(shè)計(jì)及優(yōu)化 | |
所屬分類:參考設(shè)計(jì) | |
上傳者:chenyy | |
文檔大?。?span>482 K | |
標(biāo)簽: FPGA | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:本文為神經(jīng)振蕩器提出了一種高效的FPGA實(shí)現(xiàn)方案,我們提出了一種改進(jìn)的分布式算法(DA),以便于最大限度地利用FPGA上的查找表 (LUT)資源。整個(gè)系統(tǒng)在Matlab/Simulink下采用Altera公司的DSP Builder 構(gòu)建。該方案得到了令人滿意的結(jié)果,實(shí)驗(yàn)結(jié)果同仿真結(jié)果的相關(guān)系數(shù)達(dá)到0.99。同時(shí),該方法節(jié)約了74%的查找表,75%的寄存器和100%的嵌入式乘法器資源。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2