GF(2m)域橢圓曲線點(diǎn)乘算法安全FPGA設(shè)計(jì)與實(shí)現(xiàn) | |
所屬分類:技術(shù)論文 | |
上傳者:aet | |
文檔大?。?span>303 K | |
標(biāo)簽: FPGA | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:點(diǎn)乘算法是橢圓曲線密碼體制中決定速度和硬件資源的關(guān)鍵部分。在深入分析混合結(jié)構(gòu)乘法器并在FPGA上實(shí)現(xiàn)經(jīng)典橢圓曲線點(diǎn)乘算法基礎(chǔ)上,設(shè)計(jì)與實(shí)現(xiàn)了一種基于NAF編碼混合結(jié)構(gòu)乘法器思想的橢圓曲線點(diǎn)乘算法。對(duì)實(shí)現(xiàn)的點(diǎn)乘算法進(jìn)行仿真測(cè)試和性能評(píng)估表明,新設(shè)計(jì)實(shí)現(xiàn)的基于混合結(jié)構(gòu)乘法器的點(diǎn)乘算法在計(jì)算速度和資源使用上具有明顯優(yōu)勢(shì)。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2