嵌入式系統(tǒng)的顯卡方案設(shè)計 | |
所屬分類:解決方案 | |
上傳者:aet | |
文檔大?。?span>298 K | |
標(biāo)簽: FPGA | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:介紹具有面向微處理器的通用接口顯卡系統(tǒng),可使低速微處理器輕松驅(qū)動高分辨率顯示器,且占用微處理器的時間極少。該方案以DDR SDRAM為顯存存儲圖像數(shù)據(jù),以FPGA為核心,控制并讀/寫顯存中的數(shù)據(jù),并將顯存中的數(shù)據(jù)同步到液晶屏的驅(qū)動時鐘下,形成持續(xù)的數(shù)據(jù)流,同時輸出控制信號控制液晶屏的驅(qū)動,嵌入式微處理器僅需要在改變圖像時輸出數(shù)據(jù),而不需持續(xù)輸出驅(qū)動信號和數(shù)據(jù)流,從而大大降低嵌入式處理器的驅(qū)動負(fù)擔(dān)。 | |
現(xiàn)在下載 | |
VIP會員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2