基于FPGA的μC/OS-II任務(wù)管理硬件設(shè)計(jì) | |
所屬分類:技術(shù)論文 | |
上傳者:aet | |
文檔大?。?span>352 K | |
標(biāo)簽: FPGA | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:針對實(shí)時(shí)操作系統(tǒng)的開銷導(dǎo)致應(yīng)用程序可執(zhí)行性降低的問題,提出了基于FPGA的硬件實(shí)時(shí)操作系統(tǒng)設(shè)計(jì)方案,并實(shí)現(xiàn)了μC/OS-II任務(wù)管理模塊的硬件化。通過設(shè)計(jì)基于片內(nèi)寄存器的TCB及基于組合電路的任務(wù)調(diào)度器,充分發(fā)揮了多任務(wù)潛在的并行性。整個(gè)設(shè)計(jì)采用VHDL硬件描述語言,通過ISE 8.2軟件進(jìn)行時(shí)序仿真驗(yàn)證,并使用Xilinx公司的Virtex-II Pro FPGA板實(shí)現(xiàn)。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2