基于FPGA的μC/OS-II任務(wù)管理硬件設(shè)計
所屬分類:技術(shù)論文
上傳者:aet
文檔大?。?span>352 K
標簽: FPGA
所需積分:0分積分不夠怎么辦?
文檔介紹:針對實時操作系統(tǒng)的開銷導(dǎo)致應(yīng)用程序可執(zhí)行性降低的問題,提出了基于FPGA的硬件實時操作系統(tǒng)設(shè)計方案,并實現(xiàn)了μC/OS-II任務(wù)管理模塊的硬件化。通過設(shè)計基于片內(nèi)寄存器的TCB及基于組合電路的任務(wù)調(diào)度器,充分發(fā)揮了多任務(wù)潛在的并行性。整個設(shè)計采用VHDL硬件描述語言,通過ISE 8.2軟件進行時序仿真驗證,并使用Xilinx公司的Virtex-II Pro FPGA板實現(xiàn)。
現(xiàn)在下載
VIP會員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。