在65nm Cyclone III FPGA中實現(xiàn)低功耗
所屬分類:解決方案
上傳者:aet
文檔大?。?span>346 K
標(biāo)簽: FPGA 低功耗 EMI
所需積分:0分積分不夠怎么辦?
文檔介紹:實現(xiàn)低功耗目標(biāo)不但使器件保持良好的工作狀態(tài),而且還有很多優(yōu)勢。當(dāng)然,器件需要按照規(guī)范來工作以滿足性能和可靠性要求,實現(xiàn)這些目標(biāo)對整個系統(tǒng)有積極地影響。 降低FPGA功耗對系統(tǒng)設(shè)計的好處立竿見影。降低供電需求可以采用更少的元件實現(xiàn)成本更低的電源供電系統(tǒng),從而減少PCB面積。高性能電源系統(tǒng)的實施成本一般在每瓦0.50美金至1.00美金之間。因此,降低FPGA的功耗會直接降低整個系統(tǒng)的成本。較小的風(fēng)扇甚至不使用風(fēng)扇還有助于減小EMI。
現(xiàn)在下載
VIP會員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。