基于FPGA嵌入式系統(tǒng)的雷達(dá)信號(hào)模擬器 | |
所屬分類(lèi):技術(shù)論文 | |
上傳者:aet | |
文檔大?。?span>287 K | |
標(biāo)簽: FPGA | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:結(jié)合FPGA嵌入式系統(tǒng)具有硬件電路高并行度和軟件編程控制簡(jiǎn)單的特點(diǎn),設(shè)計(jì)了一套基于FPGA嵌入式系統(tǒng)的雷達(dá)信號(hào)模擬器,能夠完成雷達(dá)中頻和視頻信號(hào)、雜波和干擾信號(hào)的模擬,實(shí)現(xiàn)雷達(dá)系統(tǒng)在不具備實(shí)際接收前端的情況下對(duì)雷達(dá)后級(jí)的調(diào)試,信號(hào)產(chǎn)生和時(shí)序控制功能均在嵌入微處理的FPGA中完成,外圍電路簡(jiǎn)單,具有很好的工程實(shí)用價(jià)值。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2