二值VGG卷積神經(jīng)網(wǎng)絡(luò)加速器優(yōu)化設(shè)計
所屬分類:技術(shù)論文
上傳者:aetmagazine
文檔大?。?span>437 K
標簽: 優(yōu)化設(shè)計 二值卷積神經(jīng)網(wǎng)絡(luò) FPGA加速器
所需積分:0分積分不夠怎么辦?
文檔介紹:基于FPGA的二值卷積神經(jīng)網(wǎng)絡(luò)加速器研究大多是針對小尺度的圖像輸入,而實際應(yīng)用主要以YOLO、VGG等大尺度的卷積神經(jīng)網(wǎng)絡(luò)作為骨干網(wǎng)絡(luò)。通過從網(wǎng)絡(luò)拓撲、流水線等層面對卷積神經(jīng)網(wǎng)絡(luò)硬件進行優(yōu)化設(shè)計,從而解決邏輯資源以及性能瓶頸,實現(xiàn)輸入尺度更大、網(wǎng)絡(luò)層次更深的二值VGG神經(jīng)網(wǎng)絡(luò)加速器。采用CIFAR-10數(shù)據(jù)集對基于FPGA的VGG卷積神經(jīng)網(wǎng)絡(luò)加速器優(yōu)化設(shè)計進行驗證,實驗結(jié)果表明系統(tǒng)實現(xiàn)了81%的識別準確率以及219.9 FPS的識別速度,驗證了優(yōu)化方法的有效性。
現(xiàn)在下載
VIP會員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。