基于FPGA的MSK調(diào)制器設計與實現(xiàn)
所屬分類:技術論文
上傳者:serena
標簽: FPGA MSK調(diào)制器 差分編碼器
所需積分:1分積分不夠怎么辦?
文檔介紹: 介紹了MSK信號的優(yōu)點,并分析了其實現(xiàn)原理,提出一種MSK高性能數(shù)字調(diào)制器的FPGA實現(xiàn)方案;采用自頂向下的設計思想,將系統(tǒng)分成串/并變換器、差分編碼器、數(shù)控振蕩器、移相器、乘法電路和加法電路等6大模塊,重點論述了串/并變換、差分編碼、數(shù)控振蕩器的實現(xiàn),用原理圖輸入、VHDL語言設計相結合的多種設計方法,分別實現(xiàn)了各模塊的具體設計,并給出了其在QuartusII環(huán)境下的仿真結果。結果表明,基于FPGA的MSK調(diào)制器,設計簡單,便于修改和調(diào)試,性能穩(wěn)定。
現(xiàn)在下載
VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。