頭條 基于FPGA的視頻處理硬件平臺(tái)設(shè)計(jì)與實(shí)現(xiàn) 為了滿足機(jī)載顯示器畫(huà)面顯示多元化的要求,提出了一種基于FPGA的視頻轉(zhuǎn)換與疊加技術(shù),該技術(shù)以FPGA為核心,搭配解碼電路及信號(hào)轉(zhuǎn)換電路等外圍電路,可實(shí)現(xiàn)XGA與PAL模擬視頻信號(hào)轉(zhuǎn)換為RGB數(shù)字視頻信號(hào),并且與數(shù)字圖像信號(hào)疊加顯示,具有很強(qiáng)的通用性和靈活性。實(shí)驗(yàn)結(jié)果表明,視頻轉(zhuǎn)換與疊加技術(shù)能夠滿足機(jī)載顯示器畫(huà)面顯示的穩(wěn)定可靠、高度集成等要求,具備較高的應(yīng)用價(jià)值。 最新資訊 Altera嵌入式系統(tǒng)開(kāi)發(fā)套件加速Cyclone III FPGA嵌入式設(shè)計(jì)開(kāi)發(fā) 新器件,站點(diǎn)首頁(yè),芯片,嵌入式系統(tǒng),EDA及可編程 發(fā)表于:3/23/2009 基于CPLD譯碼的DSP二次Bootloader方法 以實(shí)際項(xiàng)目開(kāi)發(fā)為背景,介紹了一種基于CPLD譯碼的TI TMS320VC55x系列DSP大程序的二次引導(dǎo)方法。闡述了DSP與CPLD以及Flash存儲(chǔ)器之間的硬件接口電路設(shè)計(jì)及二次Bootloader方法的實(shí)現(xiàn),給出了CPLD譯碼的VHDL代碼。實(shí)驗(yàn)證明,利用CPLD的快速譯碼實(shí)現(xiàn)的DSP二次Bootloader方法,接口簡(jiǎn)單、編程方便、有較強(qiáng)的通用性和可靠性。 發(fā)表于:3/23/2009 基于FPGA的太陽(yáng)能熱水器控制系統(tǒng) 產(chǎn)品及解決方案,站點(diǎn)首頁(yè),產(chǎn)品,EDA及可編程,消費(fèi)電子 發(fā)表于:3/23/2009 安森美增添新IP模塊,用于行業(yè)標(biāo)準(zhǔn)接口、微控制器及外設(shè) 廠商新聞,站點(diǎn)首頁(yè),資訊,MCU/DSP,嵌入式系統(tǒng),EDA及可編程 發(fā)表于:3/20/2009 Altium推出一款面向桌面NanoBoard可重構(gòu)硬件開(kāi)發(fā)平臺(tái)的全新子板 新器件,站點(diǎn)首頁(yè),芯片,嵌入式系統(tǒng),EDA及可編程 發(fā)表于:3/20/2009 FPGA按鍵模式的研究與設(shè)計(jì) 技術(shù)論文,站點(diǎn)首頁(yè),技術(shù),EDA及可編程 發(fā)表于:3/19/2009 Mentor Graphics的design-to-silicon平臺(tái)被ST采用為32nm IC設(shè)計(jì)標(biāo)準(zhǔn) 廠商新聞,站點(diǎn)首頁(yè),資訊,EDA及可編程 發(fā)表于:3/19/2009 美光公司的NAND閃存和DRAM技術(shù)創(chuàng)新獲Semiconductor Insights認(rèn)可 廠商新聞,站點(diǎn)首頁(yè),資訊,模擬技術(shù),EDA及可編程 發(fā)表于:3/19/2009 Nios II + Linux:嵌入式領(lǐng)域的又一生力軍 Nios II系列32位嵌入式軟核處理器是Altera的第二代FPGA嵌入式處理器, Altera的Stratix系列和 Cyclone系列FPGA全面支持Nios II處理器,以后推出的FPGA器件都將支持Nios II。 發(fā)表于:3/19/2009 Altera中國(guó)大學(xué)生電子設(shè)計(jì)文章競(jìng)賽2009 有獎(jiǎng)?wù)魑?站點(diǎn)首頁(yè),技術(shù),EDA及可編程 發(fā)表于:3/18/2009 ?…527528529530531532533534535536…?