最新資訊

基于分?jǐn)?shù)低階協(xié)方差譜的頻譜感知算法研究及其FPGA實(shí)現(xiàn)

在對(duì)非高斯噪聲情況下主用戶(hù)頻譜感知問(wèn)題的理論研究之上,采用α穩(wěn)定分布模型描述認(rèn)知通信系統(tǒng)的非高斯噪聲,給出了一種基于分?jǐn)?shù)低階協(xié)方差的感知方法,并采用分?jǐn)?shù)低階協(xié)方差譜對(duì)α穩(wěn)定分布噪聲下的主用戶(hù)信號(hào)進(jìn)行了譜估計(jì),較好地解決了在非高斯噪聲情況下傳統(tǒng)的功率譜估計(jì)性能失效的問(wèn)題。在此基礎(chǔ)上針對(duì)FPGA的特性,進(jìn)一步優(yōu)化了算法,在FPGA上設(shè)計(jì)并實(shí)現(xiàn)了基于該算法的感知系統(tǒng)。系統(tǒng)利用FPGA產(chǎn)生中心頻率為25 MHz、帶寬為12.5 MHz的QPSK信號(hào)和特征指數(shù)為1的α穩(wěn)定分布噪聲作為主用戶(hù)信號(hào),設(shè)計(jì)相應(yīng)的數(shù)字信號(hào)處理模塊,并在此系統(tǒng)中驗(yàn)證了基于分?jǐn)?shù)低階協(xié)方差的感知方法能夠有效地從α穩(wěn)定分布噪聲中檢測(cè)出主信號(hào)的存在。該系統(tǒng)運(yùn)行穩(wěn)定,可移植性強(qiáng),適用于不同的主用戶(hù)頻譜檢測(cè)方案在此系統(tǒng)上進(jìn)行實(shí)現(xiàn)與驗(yàn)證。

發(fā)表于:3/23/2018