《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > EDA與制造 > 業(yè)界動(dòng)態(tài) > Alphawave推出業(yè)界首款支持臺(tái)積電CoWoS封裝的3nm UCIe IP

Alphawave推出業(yè)界首款支持臺(tái)積電CoWoS封裝的3nm UCIe IP

2024-07-31
來源:芯智訊
關(guān)鍵詞: Alphawave 3nm 臺(tái)積電 CoWoS UCIeIP

7月30日消息,半導(dǎo)體IP廠商Alphawave Semi近日宣布,成功開發(fā)出了業(yè)界首個(gè)基于UCIe 標(biāo)準(zhǔn)的3nm Die-to-Die (D2D)多協(xié)議子系統(tǒng) IP ,并且支持臺(tái)積電的 Chip-on-Wafer-on-Substrate (CoWoS)先進(jìn)封裝技術(shù),為超大規(guī)模、高性能計(jì)算(HPC) 和人工智能 (AI) 等應(yīng)用,提供了 8 Tbps/mm 的帶寬密度和 24 Gbps 的 D2D 數(shù)據(jù)傳輸速率。

據(jù)介紹,Alphawave提供的完整的 PHY 和控制器子系統(tǒng)IP是與臺(tái)積電合作開發(fā)的,采用了臺(tái)積電的 CoWoS 2.5D 硅中介層封裝,這一完全集成且高度可配置的子系統(tǒng)IP 提供了 8 Tbps/mm 的帶寬密度,并降低 I/O 復(fù)雜性、功耗和延遲。

該 IP 支持多種協(xié)議,包括Streaming、PCIe、CXL、AXI-4、AXI-S、CXS 和 CHI,可實(shí)現(xiàn)整個(gè)小芯片(Chiplet)生態(tài)系統(tǒng)的互操作性。它還集成了實(shí)時(shí)每通道運(yùn)行狀況監(jiān)控,以增強(qiáng)穩(wěn)健性,并支持以 24 Gbps 的速度運(yùn)行,以提供 D2D 連接所需的高帶寬。

Alphawave高級(jí)副總裁兼定制芯片和IP總經(jīng)理Mohit Gupta表示:“采用臺(tái)積電先進(jìn)封裝成功實(shí)現(xiàn)了3nm 24 Gbps UCIe子系統(tǒng)的硅啟動(dòng),對(duì)Alphawave來說是一個(gè)重要的里程碑,凸顯了公司在利用臺(tái)積電3DFabric 生態(tài)系統(tǒng)提供頂級(jí)連接解決方案方面的專業(yè)知識(shí)?!?/p>

Gupta還表示,這些IP為“高性能連接解決方案樹立了新的標(biāo)桿”。

Alphawave 的 UCIe 子系統(tǒng) IP 符合最新的 UCIe 規(guī)范 Rev 1.1,并包括全面的可測試性和de-bug功能,例如 JTAG、BIST、DFT 和已知良好裸片 (KGD) 功能。

值得一提的是,此次3nm UCIe 子系統(tǒng) IP 的發(fā)布,是繼 Alphawave 于 2 月推出首款采用標(biāo)準(zhǔn)封裝的 3nm 硅片,并于 6 月發(fā)布業(yè)界首款多協(xié)議小芯片之后推出的。在此之前, Alphawave還收購了OPenFive,以提供其小芯片設(shè)計(jì)和開發(fā)專業(yè)知識(shí)。


Magazine.Subscription.jpg

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請(qǐng)及時(shí)通過電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。