據(jù)外媒報道,三星電子正在考慮用3nm工藝制造芯片,三星實際領(lǐng)導(dǎo)人李在镕在參觀位于京畿道華城的半導(dǎo)體研發(fā)中心時,特地探討了圍繞3nm的半導(dǎo)體戰(zhàn)略。
據(jù)了解,三星的半導(dǎo)體戰(zhàn)略計劃是采用正在研發(fā)中的最新3nm全柵極(GAA)工藝技術(shù)來制造尖端芯片,并提供給全球客戶。GAA被認(rèn)為是當(dāng)前FinFET技術(shù)的升級版,能確保芯片制造商進(jìn)一步縮小芯片體積。
圍繞GAA,三星電子表示,3nm GAA技術(shù)的邏輯面積效率比5nm制造工藝提高35%,功耗降低50%,性能方面則提高約30%。
三星在10nm、7nm及5nm節(jié)點的進(jìn)度都會比臺積電要晚一些,導(dǎo)致臺積電幾乎包攬了目前的7nm芯片訂單,三星只搶到IBM、NVIDIA及高通部分訂單。不過三星已經(jīng)把目標(biāo)放在了未來的3nm工藝上,預(yù)計2021年量產(chǎn),這個時間點要早于臺積電。
據(jù)悉,臺積電原計劃于2023年量產(chǎn)3nm制程的處理器,但是根據(jù)臺積電晶圓廠業(yè)務(wù)高級副總裁JK Wang的最新說法,這個時間節(jié)點已經(jīng)提前一年,將于2022年可似乎3nm工藝的規(guī)模量產(chǎn)。規(guī)模量產(chǎn),意味著臺積電已經(jīng)具備滿足多家客戶、不同產(chǎn)品上市需求的產(chǎn)能和良品率。從量產(chǎn)時間點來看,雖然三星在3nm工藝上要早于臺積電一年,不過最后結(jié)果如何,目前依舊不能下定論。
本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。