《電子技術(shù)應(yīng)用》
您所在的位置:首頁(yè) > 嵌入式技術(shù) > 解決方案 > 探究最佳的結(jié)構(gòu)化ASIC設(shè)計(jì)方法

探究最佳的結(jié)構(gòu)化ASIC設(shè)計(jì)方法

2012-05-02
關(guān)鍵詞: FPGA ASIC ASIC設(shè)計(jì)

  由于與深亞微米標(biāo)準(zhǔn)單元ASIC相關(guān)的非重復(fù)性工程費(fèi)用(NRE)越來(lái)越大,設(shè)計(jì)周期又很長(zhǎng),因此利用結(jié)構(gòu)化ASIC進(jìn)行定制IC設(shè)計(jì)的吸引力正變得越來(lái)越大。結(jié)構(gòu)化ASIC能以極具競(jìng)爭(zhēng)力的單位成本提供優(yōu)秀的硅片性能,并且NRE費(fèi)用極低。結(jié)構(gòu)化ASIC的多樣性意味著它即可以用作系統(tǒng)主芯片,也可以用作高性?xún)r(jià)比的小型輔助芯片。

  許多物理設(shè)計(jì)問(wèn)題在結(jié)構(gòu)化ASIC的片設(shè)計(jì)中已經(jīng)得到解決,因此后端版圖設(shè)計(jì)的時(shí)間可以大大縮短,從而導(dǎo)致更快的驗(yàn)證確認(rèn)和原型提供。不過(guò)ASIC片具有預(yù)定義的結(jié)構(gòu),因此設(shè)計(jì)師必須合理安排芯片資源才能獲得理想的性能。

  FPGA是ASIC的另外一個(gè)替代品,它們一般基于查找表和可配置的邏輯單元。與相應(yīng)的ASIC技術(shù)相比,F(xiàn)PGA的面積效率較低,功耗較大。當(dāng)年產(chǎn)量超過(guò)5000片時(shí),使用結(jié)構(gòu)化ASIC通常具有更好的性?xún)r(jià)比。當(dāng)然,F(xiàn)PGA在許多應(yīng)用領(lǐng)域中仍是理想的原型設(shè)計(jì)工具,可以提供快速周轉(zhuǎn)和較低的前端成本。

  如果采用FPGA做設(shè)計(jì)原型,那么規(guī)劃好向所選結(jié)構(gòu)化ASIC的移植非常重要。最好是盡早采用FPGA和ASIC庫(kù)做協(xié)同開(kāi)發(fā)。不過(guò)即使不這樣做,少許的規(guī)劃努力也能使移植工作更加順利。

  建議

  采用可以避免失配的綜合工具策略。通常設(shè)計(jì)師可以使用他們選擇的前端環(huán)境將設(shè)計(jì)轉(zhuǎn)換成供應(yīng)商網(wǎng)表或寄存器轉(zhuǎn)移級(jí)的HDL描述;但FPGA綜合和ASIC綜合很可能使用不同的工具或同一工具的不同版本。利用代碼檢查器和‘最小公分母’編程風(fēng)格可以避免結(jié)果的失配。這樣也可確保不同的工具不會(huì)對(duì)RTL代碼作出不同的解釋。

  提供時(shí)序細(xì)節(jié)。ASIC供應(yīng)商需要這些信息執(zhí)行綜合、時(shí)序?yàn)橹鲗?dǎo)的版圖和后版圖靜態(tài)時(shí)序分析。精確的系統(tǒng)時(shí)鐘信息和I/O系統(tǒng)時(shí)序預(yù)算,以及FPGA綜合腳本上的任何錯(cuò)誤/多循環(huán)路徑信息都有助于加快版圖設(shè)計(jì)速度。

  盡早與ASIC提供商討論可測(cè)性設(shè)計(jì)要求。雖然測(cè)試電路不需要納入FPGA原型中,但ASIC中不可測(cè)試的電路將降低器件的故障覆蓋率,并有可能使故障元件通過(guò)測(cè)試儀器的測(cè)試。一些ASIC供應(yīng)商在NRE中包含了測(cè)試插入和自動(dòng)測(cè)試程序產(chǎn)生費(fèi)用;但仍可能要求專(zhuān)門(mén)的功能復(fù)用性測(cè)試引腳和額外的測(cè)試電路。

  增加復(fù)位和初始化邏輯。即使FPGA不需要,但增加復(fù)位和初始化邏輯能使在完整原型上使用的測(cè)試向量產(chǎn)生與仿真相同的結(jié)果。

  盡早決定封裝類(lèi)型和引腳輸出。結(jié)構(gòu)化ASIC供應(yīng)商可以提供各種完全滿(mǎn)足設(shè)計(jì)要求、可以節(jié)省成本和電路板面積的封裝,但封裝選擇對(duì)FPGA來(lái)說(shuō)是有限制的。如果要求與FPGA原型保持引腳兼容,那么應(yīng)該盡早與ASIC供應(yīng)商討論引腳輸出和封裝選擇以滿(mǎn)足設(shè)計(jì)要求。

  避免

  使用與ASIC不匹配的原型FPGA RAM功能。雖然ASIC RAM通常是高度可配置的,不同的RAM容量不是問(wèn)題,但要確保整個(gè)RAM容量和實(shí)例數(shù)量的可用性。異步訪問(wèn)和不對(duì)稱(chēng)地讀寫(xiě)具有不同字寬的端口可能無(wú)法實(shí)現(xiàn),或要求增加額外的輔助電路和邏輯。

  選擇ASIC產(chǎn)品中不能提供的FPGA I/O。因此需要檢查ASIC庫(kù)并尋求匹配性。這樣可以避免在原型板上插入ASIC時(shí)發(fā)生奇怪的問(wèn)題。

  使用FPGA供應(yīng)商提供的私有知識(shí)產(chǎn)權(quán)。要堅(jiān)持使用有信譽(yù)的供應(yīng)商提供的很容易用于FPGA和ASIC的可綜合IP。當(dāng)使用諸如鎖相環(huán)等模擬IP時(shí),要確保目標(biāo)ASIC供應(yīng)商可以匹配設(shè)計(jì)所要求的頻率產(chǎn)生或降斜率要求。

  使用長(zhǎng)的互連線。雖然后端工具通過(guò)緊鄰放置互連電路可以很好地減少互連延時(shí),但結(jié)構(gòu)化ASIC中的RAM位置是固定的,連接裸模頂部的RAM和固定在底部與I/O相關(guān)的電路將增加延時(shí)。如果有任何重要的時(shí)序接口,應(yīng)避免會(huì)導(dǎo)致版圖設(shè)計(jì)后出現(xiàn)長(zhǎng)互連的引腳輸出和RAM指配。

  使用異步邏輯,如果可能的話(huà)。你可能無(wú)法在結(jié)構(gòu)化ASIC中再生FPGA異步邏輯路徑。

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無(wú)法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問(wèn)題,請(qǐng)及時(shí)通過(guò)電子郵件或電話(huà)通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話(huà):010-82306118;郵箱:aet@chinaaet.com。