《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 可編程邏輯 > 業(yè)界動態(tài) > Altera加入嵌入式視覺聯(lián)盟 加速視覺處理器算法的實現(xiàn)

Altera加入嵌入式視覺聯(lián)盟 加速視覺處理器算法的實現(xiàn)

FPGA并行體系結(jié)構(gòu)和OpenCL加速視覺處理器算法的實現(xiàn)
2014-07-22

Altera公司(NASDAQ: ALTR) 日前宣布,加入嵌入式視覺聯(lián)盟(Embedded Vision Alliance, EVA)——該行業(yè)組織是計算機視覺實際應(yīng)用開發(fā)的技術(shù)供應(yīng)商聯(lián)盟。Altera為這一組織帶來了專業(yè)的可編程邏輯技術(shù),支持系統(tǒng)設(shè)計人員使用fpga">fpga/fpga-index.html">FPGA、soc">soc-fpga/overview/proc-soc-fpga.html" target="_blank">SoC、IP,以及設(shè)計工具實現(xiàn)工業(yè)、監(jiān)控、汽車、軍事、廣播和消費類等領(lǐng)域的嵌入式視覺應(yīng)用。

Altera FPGA在嵌入式視覺處理流水線方面非常靈活,性能也非常高,這主要包括圖像傳感器接口、圖像信號處理、壓縮、傳輸,以及視頻內(nèi)容分析等。FPGA并行體系結(jié)構(gòu)有助于視覺處理器算法的加速實現(xiàn),采用opencl">opencl/opencl-index.html">面向OpenCL的Altera SDK設(shè)計工具很容易在FPGA上實現(xiàn)并行處理應(yīng)用。

此外,Altera硬核浮點DSP模塊發(fā)揮了固有的浮點支持特性,與市場上的其他硬核浮點解決方案相比,開發(fā)時間縮短了6到12個月,而且具有優(yōu)異的GFLOPS/W能力。

Altera工業(yè)、汽車和廣播業(yè)務(wù)部副總裁Dan McNamara評論說:“Altera加入這一聯(lián)盟所帶來的解決方案繼續(xù)通過端到端視覺處理流水線提供新的IP,解決了CPU最突出的性能瓶頸問題。我們提供了業(yè)界領(lǐng)先的OpenCL開發(fā)工具以及功能強大而且不斷發(fā)展的視覺處理輔助支持技術(shù),加入聯(lián)盟將推動嵌入式視覺行業(yè)的新一輪創(chuàng)新。”

Altera FPGA支持各種傳感器接口、壓縮標準、傳輸協(xié)議,以及定制視頻分析,幫助系統(tǒng)設(shè)計人員通過硬件加速進一步提高產(chǎn)品性能。Altera支持將多種器件(CPU、DSP、ASSP)集成到FPGA中,從而節(jié)省了電路板空間,降低了功耗,讓設(shè)計更簡潔。

嵌入式視覺聯(lián)盟創(chuàng)始人Jeff Bier評論說:“嵌入式視覺技術(shù)支持機器看到并理解周圍的世界,使其反應(yīng)更快,更安全,功能更強大。Altera是技術(shù)創(chuàng)新者,支持工程師在其產(chǎn)品設(shè)計中采用智能視覺技術(shù)。我非常歡迎Altera加入嵌入式視覺聯(lián)盟,希望我們的合作能夠加速聯(lián)盟嵌入式視覺技術(shù)產(chǎn)品應(yīng)用創(chuàng)新目標的實現(xiàn)。”

如果需要了解Altera在嵌入式視覺應(yīng)用方面的詳細信息,請訪問http://www.altera.com.cn。http://www.Embedded-Vision.com上提供了嵌入式視覺聯(lián)盟更詳細的信息。

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經(jīng)濟損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。