《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 新品快遞 > Microsemi發(fā)布第十版Libero SoC集成式設計環(huán)境

Microsemi發(fā)布第十版Libero SoC集成式設計環(huán)境

下一代解決方案可簡化定制化SoC的設計工作
2011-12-19
作者:Microsemi

  致力于提供幫助功率管理、安全、可靠與高性能半導體技術產(chǎn)品的領先供應商美高森美公司(Microsemi Corporation,紐約納斯達克交易所代號:MSCC)  發(fā)布Libero® SoC v10.0 (第十版Libero® SoC)。這一新版Libero集成式設計環(huán)境(IDE)可為系統(tǒng)單芯片(SoC)設計人員提供多項新功能,包括提升易用性、增加嵌入式設計流程的集成度,以及“按鍵式”(“pushbutton”) 設計功能。
 
  Libero SoC v10.0是構建在Microsemi內(nèi)置ARM®微控制器的閃存型(flash-based)FPGA專業(yè)技術基礎上,可為SmartFusion®定制化SoC (cSoC)客戶提供完全集成的嵌入式設計流程。新的IDE還能支持Microsemi的IGLOO®、ProASIC®3和Fusion®等產(chǎn)品線。此外,與業(yè)界領先軟件IDE、Keil、IAR以及Microsemi eclipse-based SoftConsole嵌入式軟件開發(fā)環(huán)境的更緊密集成,可讓開發(fā)人員輕松從組件配置轉移至固件開發(fā)。Libero SoC v10.0也可為采用內(nèi)置在Microsemi FPGA中的軟處理器的客戶提供支持。
  
  Libero SoC v10.0的增強功能可提升設計人員的生產(chǎn)力并縮短設計周期。它的按鍵式功能可為從綜合到對已連接的目標設備進行編程的整個設計流程提供只需單次按鍵的簡單操作。Microsemi集成式SmartDesign繪圖模塊級(block-level)平臺增加了外圍拖放配置與總線式(bus-based) IP的自動連接功能。同時,增強的項目管理員簡報與操作功能也使設計環(huán)境其更清晰、好用。Libero SoC v10.0將繼續(xù)保留所有Libero之前版本所具備的功能與特性,包括SmartPower、SmartTime和多重檢測導航器。
  
價格與供應情況
  
  Libero SoC v10.0可直接從Microsemi網(wǎng)站(www.microsemi.com/soc)下載與安裝。現(xiàn)有授權可在Windows®和Linux系統(tǒng)中同時支持Libero IDE與Libero SoC。Libero SoC黃金(Gold)版可免費提供。Libero SoC白金(Platinum)版可在Windows和Linux平臺上支持更高密度組件。所有版本均為一年期授權。
 

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認版權者。如涉及作品內(nèi)容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經(jīng)濟損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。