一種低功耗Sigma-Delta調(diào)制器的設(shè)計
所屬分類:參考設(shè)計
上傳者:aet
文檔大小:1674 K
標簽: IC設(shè)計軟件
所需積分:0分積分不夠怎么辦?
文檔介紹:采用改進的單環(huán)二階2 bit調(diào)制器架構(gòu)和低功耗AB類放大器電路,實現(xiàn)了一種應用于無線收發(fā)機系統(tǒng)中的低功耗Sigma-Delta調(diào)制器。利用Matlab/Simulink進行了建模仿真,優(yōu)化調(diào)制器系數(shù),并采用TSMC 0.18 μm CMOS工藝進行了電路設(shè)計。電路仿真結(jié)果表明, 在采樣頻率為1.228 8 MHz、過采樣率為64時,調(diào)制器的信號噪聲諧波失真比達到77.0 dB,功耗為1.18 mW,具有低功耗特點。
現(xiàn)在下載
VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。