高吞吐率低時延圖像DCT處理器設(shè)計 | |
所屬分類:技術(shù)論文 | |
上傳者:aetmagazine | |
文檔大?。?span>688 K | |
標(biāo)簽: 圖像壓縮 DCT FPGA | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:針對高分辨率、高幀率圖像實時壓縮問題,設(shè)計了一種應(yīng)用于高速圖像JPEG壓縮編碼系統(tǒng)的離散余弦變換(DCT)處理器。設(shè)計的DCT處理器基于Virtex-7系列FPGA,充分利用并行和流水線處理技術(shù),采用基于蝶形流圖結(jié)構(gòu)的行列分解算法,實現(xiàn)了快速二維離散余弦變換(2D-DCT)。為了提高數(shù)據(jù)吞吐率,設(shè)計了雙核DCT處理單元,可同時處理16個像素,從整體上提高處理速度和降低時延。板級測試表明,高速圖像DCT處理器數(shù)據(jù)計算結(jié)果正確,在200 MHz系統(tǒng)時鐘下,吞吐率高達(dá)3 GB/s,此時平均每幀圖像處理時間不超過10 ms,實現(xiàn)了高速圖像的實時處理。 | |
現(xiàn)在下載 | |
VIP會員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2