基于FPGA的PPM調(diào)制解調(diào)系統(tǒng)設計
所屬分類:技術論文
上傳者:aetmagazine
文檔大?。?span>690 K
標簽: PPM調(diào)制解調(diào) CRC校驗 FPGA
所需積分:0分積分不夠怎么辦?
文檔介紹:針對旋轉(zhuǎn)件參數(shù)的測試及傳輸,提出了一種基于FPGA紅外數(shù)據(jù)傳輸?shù)腜PM調(diào)制解調(diào)系統(tǒng)的設計,并且在數(shù)據(jù)傳輸過程中加入了CRC校驗,增加了數(shù)據(jù)傳輸過程的準確性。設計采用了Altera(Intel)的Cyclone10系列的10CL016YU256C8芯片,具有高速、高帶寬、高容量等特點,適用于高速數(shù)據(jù)通信。通過Quartus II開發(fā)平臺,用Verilog HDL硬件描述語言編寫相應的調(diào)制、解調(diào)以及CRC校驗程序。介紹了4PPM調(diào)制、解調(diào)的算法,以及CRC-CCITT校驗碼的算法,并通過Modelsim對系統(tǒng)進行了時序仿真,仿真結果驗證了設計的正確性。
現(xiàn)在下載
VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。