基于FPGA的高精度信號(hào)發(fā)生器 | |
所屬分類:技術(shù)論文 | |
上傳者:zhoubin333 | |
文檔大?。?span>2966 K | |
標(biāo)簽: DDS FPGA 信號(hào)發(fā)生器 | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:在當(dāng)代許多電子信息系統(tǒng)中,信號(hào)源的性能參數(shù)往往對(duì)系統(tǒng)的功能起著決定性作用。采用直接數(shù)字頻率合成技術(shù)(Direct Digital Synthesize,DDS),基于現(xiàn)場可編程門陣列(FieldProgrammable Gate Array,F(xiàn)PGA)設(shè)計(jì)了能同時(shí)輸出4路信號(hào)的高精度信號(hào)發(fā)生器。同時(shí)依靠串口通信的方式,通過PC端的控制界面實(shí)時(shí)調(diào)節(jié)系統(tǒng)輸出信號(hào)的頻率、相位和死區(qū)時(shí)間。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2