一種基于FPGA的多路HD-SDI測(cè)試系統(tǒng)
所屬分類:技術(shù)論文
上傳者:aetmagazine
文檔大?。?span>712 K
標(biāo)簽: 高清數(shù)字接口(HD-SDI) DDR3 串化器
所需積分:0分積分不夠怎么辦?
文檔介紹:針對(duì)目前工業(yè)現(xiàn)場(chǎng)HD-SDI測(cè)試環(huán)境搭建復(fù)雜、成本高、SDI傳輸特性測(cè)量難度大的特點(diǎn)和需求,設(shè)計(jì)和開發(fā)了一種基于FPGA的多路HD-SDI測(cè)試系統(tǒng)。首先通過FPGA讀取存儲(chǔ)在SD卡中的圖像數(shù)據(jù),然后將讀取的數(shù)據(jù)緩存在DDR3中,最后通過FPGA解析和處理后發(fā)送給外部的SDI串化器和SDI線纜驅(qū)動(dòng)器,完成多路HD-SDI標(biāo)準(zhǔn)圖像的輸出。實(shí)驗(yàn)結(jié)果表明,該測(cè)試系統(tǒng)滿足HD-SDI傳輸協(xié)議的標(biāo)準(zhǔn)和要求,可用于模擬不同場(chǎng)景下的測(cè)試環(huán)境和標(biāo)定現(xiàn)場(chǎng),并且還具有操作簡(jiǎn)單、適用性廣的優(yōu)點(diǎn)。
現(xiàn)在下載
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。