《電子技術應用》
您所在的位置:首頁 > EDA與制造 > 新品快遞 > Cadence驗證計算平臺Palladium XP加速高質量系統(tǒng)開發(fā)時間

Cadence驗證計算平臺Palladium XP加速高質量系統(tǒng)開發(fā)時間

2010-05-05

 

       Cadence設計系統(tǒng)公司近日公布了第一款全集成高性能驗證計算平臺,稱為Palladium XP,它在一個統(tǒng)一的驗證環(huán)境中綜合了模擬(Simulation)、加速(Acceleration)與仿真(Emulation)。這種高度可擴展的Palladium XP驗證計算平臺是為了支持下一代設計而開發(fā)的,讓設計與驗證團隊能夠更快地完善他們的軟硬件環(huán)境,在更短的時間內(nèi)生產(chǎn)出更高質量的嵌入式系統(tǒng)。
 
       Cadence Palladium XP 最高支持20億門的設計結構,提供的性能最高可達4MHz并支持最多512名用戶同時使用。該平臺還提供了獨特的系統(tǒng)級解決方案,包括低功耗分析與指標驅動式驗證。
 
        “我們在系統(tǒng)集成時面臨的挑戰(zhàn)需要我們不斷改進我們的工具與方法。Cadence總是能滿足我們的要求,并為我們提供了一個出色的驗證計算平臺,”NVIDIA研發(fā)總監(jiān)Narendra Konda表示。“Cadence Palladium XP幫助我們比過去更好地設計、檢驗與集成我們的高級圖形處理單元(GPU)硬件與軟件組件 ,以使我們在競爭中始終保持領先。”
 
       The Palladium XP驗證計算平臺為開發(fā)者提供了其設計的高保真描繪(high-fidelity representation),讓他們能夠迅速而有把握地找到并修復錯誤,從而得到更高質量的IP、子系統(tǒng)、SoC和系統(tǒng)。設計團隊可以根據(jù)需要在可擴展的驗證環(huán)境中將模擬與加速和仿真進行“熱交換(hot-swap)”,這樣可以加快驗證過程,并且可以更早地測試嵌入式軟件,并且評估不同IP與系統(tǒng)架構的性能推斷。
 
      “隨著多核IP平臺的推出,ARM與我們的客戶面臨著集成與運行復雜CPU子系統(tǒng)與軟件的新設計要求,”ARM設計技術全球總監(jiān)John Goodenough博士說。“與其上一代產(chǎn)品一樣,Palladium XP驗證計算平臺對于這些高級設計將會是一個寶貴的驗證工具。我們的初步試驗顯示,Palladium XP開箱便可運行當前的ARM工作量,并提供額外的通過使用域來換取更高性能的能力。”
 
       “無線、多媒體與網(wǎng)絡市場中新系統(tǒng)設計的軟硬件集成與驗證所面臨的問題越來越復雜,”Cadence系統(tǒng)設計與驗證產(chǎn)品管理部主管Ran Avinun說。“通過集合Cadence在模擬、加速與仿真領域最好的技術,我們提供了一個獨特的平臺,在啟動時間、易用性、可擴展性與周轉時間方面都非常出色。”
 
       Palladium XP驗證計算平臺目前已面向全球提供,它提供了兩種配置,XL面向設計小組,GXL面向企業(yè)級全球團隊。
本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認版權者。如涉及作品內(nèi)容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經(jīng)濟損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。