基于FPGA的高速LDPC码编码器的设计与实现
丁 宏 杨 帅 指导教师:罗 武
摘要: LDPC码是通信系统中一种性能十分优秀的信道编码。本文针对便于硬件实现的QC_LDPC码进行了编码器设计,采用多路并行、流水线结构、优化关键路径等多种手段,在Altera公司FPGA平台上实现了编码速率高达1.6Gbps的编码器,并使用逻辑分析仪验证了编码器在高速运行下结果的正确性。
Abstract:
Key words :
摘 要:LDPC碼" title="LDPC碼">LDPC碼是通信系統(tǒng)中一種性能十分優(yōu)秀的信道編碼。本文針對便于硬件實現(xiàn)的QC_LDPC碼進行了編碼器" title="編碼器">編碼器設計,采用多路并行、流水線結構、優(yōu)化關鍵路徑等多種手段,在Altera公司" title="Altera公司">Altera公司FPGA" title="FPGA">FPGA平臺上實現(xiàn)了編碼速率高達1.6Gbps的編碼器,并使用邏輯分析儀驗證了編碼器在高速運行下結果的正確性。
關鍵詞:LDPC,高速編碼器,F(xiàn)PGA
此內容為AET網(wǎng)站原創(chuàng),未經(jīng)授權禁止轉載。

