《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 設計應用 > 基于FPGA技術的數(shù)字相關器的設計與實現(xiàn)
基于FPGA技術的數(shù)字相關器的設計與實現(xiàn)
摘要: 同步在通信系統(tǒng)中占有非常重要的地位,同步系統(tǒng)性能的高低在很大程度上決定了通信系統(tǒng)的質量,甚至通信的成敗。相關器是同步系統(tǒng)的關鍵部件之一,因此,要求相關器須有比其它部件更高的可靠性。實際應用中,相關器可用軟件實現(xiàn)也可用硬件電路實現(xiàn),后者更適合于高速數(shù)據通信中的相關檢測。本文在總結一般數(shù)字相關器設計的基礎上,設計實現(xiàn)了一種高性能的數(shù)字相關器。
關鍵詞: FPGA 相關器
Abstract:
Key words :

       1 引 言  

       同步在通信系統(tǒng)中占有非常重要的地位,同步系統(tǒng)性能的高低在很大程度上決定了通信系統(tǒng)的質量,甚至通信的成敗。相關器是同步系統(tǒng)的關鍵部件之一,因此,要求相關器須有比其它部件更高的可靠性。實際應用中,相關器可用軟件實現(xiàn)也可用硬件電路實現(xiàn),后者更適合于高速數(shù)據通信中的相關檢測。本文在總結一般數(shù)字相關器設計的基礎上,設計實現(xiàn)了一種高性能的數(shù)字相關器。   

       數(shù)字相關器的一般原理如圖1所示。

 

 數(shù)字相關器的一般原理

圖1  數(shù)字相關器的一般原理

 

  相關器以數(shù)倍接收數(shù)據bit速率對所輸入的接收數(shù)據取樣,每個取樣bit移入數(shù)據輸入寄存器,然后逐bit地與存貯在基準寄存器中的基準字進行比較,若兩者一致,輸出正相關脈沖,若輸入數(shù)據bit與基準字補碼相一致,則輸出負相關脈沖。正相關和負相關所允許的最大不一致bit數(shù)分別

 

存貯在相關器的上限寄存器和下限寄存器里??鞎r鐘頻率一般是慢時鐘的數(shù)十倍,相關計數(shù)判決在快時鐘的后半周之內必須完成。因此,時序控制比較復雜,而且輸出相關峰的寬度很窄(半個快時鐘周期),系統(tǒng)工作時容易造成丟峰、漏峰等不良后果,給系統(tǒng)帶來了潛在的不穩(wěn)定因素,且增加了系統(tǒng)內在功耗。為此,本文提出一種用VHDL設計的在FPGA器件中實現(xiàn)的高速硬件相關器(無快時鐘,適時運算處理)的設計方法。

  3 用VHDL設計數(shù)字相關器   

  用VHDL設計數(shù)字相關器的邏輯框圖如圖2所示。

數(shù)字相關器的邏輯框圖

圖2  字相關器的邏輯框圖

 

  本文用VHDL設計的數(shù)字相關器,僅需一個數(shù)據時鐘,避免了復雜的時序控制,它采用適時運算處理,所得相關峰的寬度是一個數(shù)據比特,比較容易捕獲,不會產生丟峰漏峰等不良現(xiàn)象,提高了相關器的可靠性?! ?/p>

       下面給出32-bit數(shù)字相關器的部分VHDL源程序。

32

 

       4 FPGA實現(xiàn)32-bit數(shù)字相關器  

       本設計選用XC4044XLA FPGA芯片實現(xiàn),開發(fā)工具是XILINX公司的FoundationSeries3.1i。相關器僅占該芯片部分資源,該芯片其余資源為同步系統(tǒng)中其它部件所用。  下面給出該相關器測試結果。給相關器設置32位相關碼:將0F7ADH、96E8H依次由低到高置入相關碼寄存器中,其接收數(shù)據中的獨特碼與相關碼相同,測試結果如圖3所示。

測試結果

圖3測試結果

 

 

 

       5 結束語  

       用VHDL設計在FPGA芯片中實現(xiàn)數(shù)字相關器,簡化了相關器復雜的邏輯電路設計,降低了相關器的功耗,提高了相關器的可靠性。該相關器已成功地應用于某無線通信系統(tǒng)中,性能穩(wěn)定可靠。

       參考文獻

       1 侯伯亨,顧新.VHDL硬件描述語言與數(shù)字邏輯電路設計.西安:西安電子科技大學出版社

此內容為AET網站原創(chuàng),未經授權禁止轉載。