《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 可編程邏輯 > 業(yè)界動態(tài) > Cadence推出面向PCB的約束驅(qū)動的高密度互連設(shè)計流程

Cadence推出面向PCB的約束驅(qū)動的高密度互連設(shè)計流程

豐富多樣的新功能減輕當(dāng)今PCB設(shè)計師面臨的挑戰(zhàn)
2008-08-19
作者:Cadence設(shè)計系統(tǒng)公司
?

全球電子設(shè)計創(chuàng)新領(lǐng)導(dǎo)廠商Cadence設(shè)計系統(tǒng)公司(納斯達(dá)克: CDNS),今天公布了對CadenceR AllegroR 以及OrCADR 系列產(chǎn)品的一次全方位的改良,目標(biāo)是通過新特點和新功能來提高性能與效率。作為Cadence SPB 16.2產(chǎn)品發(fā)布的一部分,這種新技術(shù)有助于為PCB設(shè)計提供更短、更具可預(yù)測性的設(shè)計周期" title="設(shè)計周期">設(shè)計周期。對于使用高密度" title="高密度">高密度互連(HDI)的設(shè)計師來說,該技術(shù)實現(xiàn)了重大改進(jìn),它對于高端消費電子市場的客戶價值尤其明顯,同時也適合計算技術(shù)、網(wǎng)絡(luò)技術(shù)等領(lǐng)域,這些領(lǐng)域的用戶一直在尋找一種約束驅(qū)動的的HDI設(shè)計流程" title="設(shè)計流程">設(shè)計流程。?

?

Allegro PCB 中為HDI設(shè)計引入的新技術(shù)包含了新的目標(biāo)、大量面向微過孔" title="過孔">過孔的全新規(guī)則以及改良的過孔轉(zhuǎn)換使用模型,并且對整個PCB設(shè)計流程進(jìn)行了改動,實現(xiàn)全面的約束驅(qū)動HDI設(shè)計流程。 為了提高協(xié)同設(shè)計效率,設(shè)計分割也經(jīng)過了改良,加入了新功能,可以將設(shè)計進(jìn)行橫向分割,并添加了軟邊界,讓用戶更高效地并行工作,進(jìn)一步縮短了設(shè)計周期。?

?

“NVIDIA設(shè)計需要一個能夠提供強大約束驅(qū)動的PCB設(shè)計流程的PCB設(shè)計解決方案,”NVIDIA系統(tǒng)設(shè)計部高級經(jīng)理Greg Bodi說,擁有約束驅(qū)動流程驅(qū)動的HDI功能對我們而言,是非常必要的,這樣才能滿足我們迅速上市的目標(biāo)。通過Allegro PCB 16.2版本對HDI設(shè)計的大幅強化,我們預(yù)計,在設(shè)計中可以將PCB布局設(shè)計周期時間最多縮短了25%?

?

使用Allegro PCB SI,用戶可以迅速而精確地模擬和確認(rèn)BER匹配性使用全新的高級眼圖掩模功能、新的全波電磁場仿真器,客戶可以縮短他們的上市時間,并為存在高頻信號的設(shè)計降低開發(fā)成本例如PCI Express 2.0、SATA II、SAS II等。此外,Allegro PCB SI還為可互操作性、多供應(yīng)商的IBIS 5.0 AMI兼容型模型提供了仿真支持。?

?

“BGA引腳間距的不斷縮小,迫使很多市場領(lǐng)域的客戶在他們的設(shè)計中使用高密度互連,”Cadence產(chǎn)品營銷部主管Steve Kamin說,“Cadence在約束驅(qū)動的PCB設(shè)計流程方面已經(jīng)有多年的豐富經(jīng)驗,但客戶還需要HDI功能。通過SPB 16.2版本的重大改良,如今Cadence可以同時提供了兩種功能,我們的一些客戶已經(jīng)看到了我們約束驅(qū)動的HDI設(shè)計流程的好處。這些改進(jìn),再加上其它的眾多優(yōu)勢,使其成為對PCB設(shè)計師而言非常重要的版本。”?

?

通過這個新版本中引入的Group Editing Snap功能,用戶能夠快捷、準(zhǔn)確地實現(xiàn)RF電路的復(fù)用、修改和定位。使用新增加的布局驅(qū)動RF PCB設(shè)計能力,用戶可以不再需要為添加到布局中的RF電路元件手動更新原理圖。結(jié)合經(jīng)改良的雙向集成與AgilentADS環(huán)境,Allegro PCB RF讓用戶可以縮短創(chuàng)建混合信號數(shù)字-模擬-RF設(shè)計的時間。?

?

SPB 16.0版本在改良AllegroOrCAD PCB編輯器的易用性" title="易用性">易用性方面,進(jìn)行了大量的投入。此次更新版本繼續(xù)強調(diào)改進(jìn)Allegro系列所有產(chǎn)品的易用性,無論是前端的設(shè)計創(chuàng)建工具,還是后端的PCB布局工具。?

?

OrCAD Capture提高了生產(chǎn)力和可用性,包含了一種更新的圖形用戶界面,改良了搜索功能,并且有設(shè)計內(nèi)FPGAs的新功能。全新的FPGA設(shè)計內(nèi)功能包括有創(chuàng)建分割符號、為領(lǐng)先的FPGA供應(yīng)商工具導(dǎo)入和導(dǎo)出FPGA引腳分配、以及改進(jìn)易用性讓FPGAs支持ECO工藝。?

?

最后,工程師可以為設(shè)計中重要的高速網(wǎng)絡(luò)指定和嵌入物理與定距約束,提高一次性成功的可能性,同時避免了過去依靠口頭、電子郵件與電子數(shù)據(jù)表的易于出錯的交流方式。這樣可以幫助縮短設(shè)計周期,消除硬件設(shè)計師與PCB布局設(shè)計師之間不必要的迭代。?

?

??? 作為規(guī)則驅(qū)動的自動的HDI設(shè)計流程,下圖顯示了Allegro PCB以及IC封裝設(shè)計/SiP產(chǎn)品提供的過孔推擠和動態(tài)淚滴添加功能。

?

?

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。