《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 可編程邏輯 > 設(shè)計應(yīng)用 > 利用FPGA簡化3GPP-LTE基帶開發(fā)
利用FPGA簡化3GPP-LTE基帶開發(fā)
摘要: 基帶處理信號通道是設(shè)計人員面臨的最大挑戰(zhàn),但同時,它也為實現(xiàn)基站收發(fā)信臺的創(chuàng)新提供了絕佳機會。因此,目前其已然成為OEM廠商實現(xiàn)產(chǎn)品差異化的關(guān)鍵。隨著人們逐步認識到,許多針對之前2G和3G系統(tǒng)的技術(shù)將無法滿足3GPP LTE,即第4代無線技術(shù)的性能和延遲要求,基帶架構(gòu)設(shè)計領(lǐng)域的競爭也開始愈演愈烈。
關(guān)鍵詞: FPGA 3G LTE
Abstract:
Key words :

基帶處理信號通道是設(shè)計人員面臨的最大挑戰(zhàn),但同時,它也為實現(xiàn)基站收發(fā)信臺的創(chuàng)新提供了絕佳機會。因此,目前其已然成為OEM廠商實現(xiàn)產(chǎn)品差異化的關(guān)鍵。隨著人們逐步認識到,許多針對之前2G和3G系統(tǒng)的技術(shù)將無法滿足3GPP LTE,即第4代無線技術(shù)的性能和延遲要求,基帶架構(gòu)設(shè)計領(lǐng)域的競爭也開始愈演愈烈。

處理通道不僅需要比以往強大得多的處理能力,而且所有功能必須在更短的時間內(nèi)完成。要想解決系統(tǒng)架構(gòu)師所面臨的一系列挑戰(zhàn),就要開發(fā)一個系統(tǒng),來滿足運營商積極的投資和運營成本削減目標。圖1顯示了基帶處理系統(tǒng)設(shè)計面臨的主要壓力。

基于FPGA的解決方案可以滿足上述要求,同時還能避免常見的性能問題和瓶頸。很多公司正在實施類似計劃,如賽靈思最新推出的LTE上行鏈路通道解碼器和LTE下行鏈路通道編碼器LogiCORE,希望通過在單一IP解決方案中納入多種關(guān)鍵的Layer-1功能,來消除FPGA普及道路上的種種障礙。

硅技術(shù)的進步是無線通信技術(shù)能夠取得成功的關(guān)鍵,因為它可以將甚至更復(fù)雜的算法技巧從實驗室?guī)У綄嶋H產(chǎn)品中得以推廣。例如3G網(wǎng)絡(luò)中Turbo迭代碼糾錯技術(shù),在10年內(nèi)完成了從最初發(fā)現(xiàn)到商業(yè)化推廣的整個過程。創(chuàng)新步伐始終都在持續(xù)加快,最為引人注目的是通過各種MIMO天線技術(shù)將空間維度(spatial dimension)概念應(yīng)用到無線通信網(wǎng)絡(luò)中。

但是,隨著4G空中接口的出現(xiàn),壓力不斷增加,以至于傳統(tǒng)的以DSP為中心的可編程通道卡架構(gòu)難以應(yīng)對。FPGA和DSP之間的傳統(tǒng)分割遭遇了性能瓶頸,這種制約的影響很大,因為二者之間需要傳輸?shù)臄?shù)據(jù)量非常大。

那么,我們?nèi)绾尾拍芟愃破款i?關(guān)鍵在于簡化Layer-1系統(tǒng)架構(gòu),并消除芯片間所有不必要的數(shù)據(jù)傳輸。這樣的簡化流程會引發(fā)一些與基于DSP的架構(gòu)可擴展性有關(guān)的問題。設(shè)計人員需要IP、軟件和技術(shù)支持等更強大的組合,來幫助他們完成向Layer-1系統(tǒng)架構(gòu)的轉(zhuǎn)變,在這其中,多數(shù)功能都在可編程的硬件環(huán)境中實現(xiàn)而非DSP。

簡化Layer-1設(shè)計

讓我們更深入分析一下將FPGA單純用作協(xié)處理器,從DSP處理器卸載Turbo解碼功能時可能發(fā)生的問題。在一個典型的LTE基帶設(shè)計(如圖2)中分析這種分區(qū)的有效性時,賽靈思的系統(tǒng)架構(gòu)師們發(fā)現(xiàn),僅僅是通過SRIO連接將數(shù)據(jù)從DSP處理器轉(zhuǎn)移到FPGA后再返回,就會占用可用延時預(yù)算中超過20%的資源。令人震驚的是,這還不是最壞的情況。如果加上使用更高調(diào)制方法(如64-QAM) 編碼、1/3碼率20MHz LTE頻段下的2個MIMO代碼字等混合數(shù)據(jù),這一比例會迅速提升,從而使情況惡化。

一種應(yīng)對辦法就是簡單地添加更大型的“管道”,部署更多高速的千兆位收發(fā)器進行數(shù)據(jù)傳輸。雖然以這種方式構(gòu)建系統(tǒng)完全可行,但它會導(dǎo)致系統(tǒng)功耗不必要的增加,因為這種情況下需要相對比較消耗功率的高速串行連接來回傳送數(shù)據(jù),而且橋接功能是重復(fù)的,因此需要更多硬件資源。

還有一種更為理想的較好解決方案。通過將Layer-1的大部分功能整合到FPGA中,設(shè)計人員就可以避免不必要的開銷,節(jié)省的資源可以用來提高系統(tǒng)吞吐量、縮短延遲,同時降低功耗。僅降低功耗這一項就可以直接轉(zhuǎn)變?yōu)橄到y(tǒng)可靠性提升、成本降低,以及運營成本的節(jié)省。

這種架構(gòu)方法完全消除了對DSP的需要——當然,如果設(shè)計人員愿意的話,也可以加入DSP來執(zhí)行一些低速率功能。利用這種劃分方法,F(xiàn)PGA實現(xiàn)了整個Layer-1基帶處理功能,將MAC和HARQ處理等其它較高層的功能留給了更具成本效益的通用處理器或網(wǎng)絡(luò)處理器——這些處理器也可以處理額外的回傳連接功能。將所有高性能、對時間要求嚴格的功能集成到單一平臺上,F(xiàn)PGA有效地避開了延遲和帶寬局限;同時,分區(qū)也變成了一項簡單得多的任務(wù)。

迄今為止,采用這種方法的主要障礙是對簡化流程(從設(shè)計概念到硬件)的需求。此外,對已經(jīng)習慣以DSP為中心設(shè)計流程的設(shè)計人員來說,他們需要IP和開發(fā)工具的幫助才能更容易地利用FPGA的強大功能,并在其中迅速高效地開發(fā)基帶功能。

賽靈思的LTE上行鏈路通道解碼器和LTE下行鏈路通道編碼器LogiCORE,可以消除設(shè)計人員在考慮采用FPGA時的顧慮,因為它可以將多種關(guān)鍵的Layer-1功能集成到單一IP解決方案中,而這個解決方案可以通過Xilinx CORE Generator工具中的圖形用戶界面進行靈活定制。利用這種設(shè)計流程,對FPGA了解有限的工程師們就可以將精力集中于更廣泛的系統(tǒng)設(shè)計,從而大大減輕開發(fā)和集成的工作量。

此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載。