《電子技術應用》
您所在的位置:首頁 > 模擬設計 > 業(yè)界動態(tài) > 新思科技攜手臺積公司加速2nm工藝創(chuàng)新,為先進SoC設計提供經(jīng)認證的數(shù)字和模擬設計流程

新思科技攜手臺積公司加速2nm工藝創(chuàng)新,為先進SoC設計提供經(jīng)認證的數(shù)字和模擬設計流程

多個設計流程在臺積公司N2工藝上成功完成測試流片;多款IP產(chǎn)品已進入開發(fā)進程,不斷加快產(chǎn)品上市時間
2023-10-19
來源:新思科技

? 新思科技經(jīng)認證的數(shù)字和模擬設計流程可提高高性能計算、移動和AI芯片的產(chǎn)品質量。

? Synopsys.ai? EDA解決方案中的模擬設計遷移流程可實現(xiàn)臺積公司跨工藝節(jié)點的快速設計遷移。

? 新思科技接口IP和基礎IP的廣泛產(chǎn)品組合正在開發(fā)中,將助力縮短設計周期并降低集成風險。

加利福尼亞州桑尼維爾,2023年10月18日 – 新思科技(Synopsys, Inc.,納斯達克股票代碼:SNPS)近日宣布,其數(shù)字和定制/模擬設計流程已通過臺積公司N2工藝技術認證,能夠幫助采用先進工藝節(jié)點的SoC實現(xiàn)更快、更高質量的交付。新思科技這兩類芯片設計流程的發(fā)展勢頭強勁,其中數(shù)字設計流程已實現(xiàn)多次成功流片,模擬設計流程也正應用于多個設計項目。這些設計流程在AI驅動型Synopsys.ai? 全棧式EDA解決方案的支持下,大大提升了生產(chǎn)率。新思科技針對臺積公司N2工藝開發(fā)的基礎IP和接口IP將有助于降低集成風險,并加快高性能計算、AI和移動SoC的上市時間。此外,包括新思科技DSO.ai?在內(nèi)的新思科技領先AI驅動型芯片設計技術,還能加速基于N2工藝的芯片設計,從而提高芯片的功耗、性能和面積。

臺積公司設計基礎架構管理事業(yè)部負責人Dan Kochpatcharin表示:“臺積公司和新思科技的長期合作,實現(xiàn)了先進SoC設計領域的高設計結果質量,以及更快速的上市時間。我們與新思科技等設計生態(tài)系統(tǒng)合作伙伴密切合作,為臺積公司先進的工藝技術提供全面、一流的解決方案,能夠以顯著的技術優(yōu)勢滿足我們共同客戶在高性能應用領域的芯片需求,并為不同工藝節(jié)點間的設計快速遷移提供成熟的路徑。”

新思科技EDA事業(yè)部戰(zhàn)略與產(chǎn)品管理副總裁Sanjay Bali表示:“針對臺積公司N2工藝開發(fā)的數(shù)字和模擬設計流程代表著新思科技在EDA全棧式解決方案上的重大投入,致力于幫助開發(fā)者快速啟動N2工藝設計,為他們的SoC帶來更出色的功耗、性能和芯片密度,進而建立產(chǎn)品的差異化優(yōu)勢并加速產(chǎn)品上市時間。我們與臺積公司攜手在每一代臺積公司的工藝技術上緊密合作,不斷精進我們?nèi)蝾I先的EDA和IP解決方案,以滿足客戶的創(chuàng)新需求并增強其競爭力。”

高效復用跨工藝節(jié)點的設計

新思科技的模擬設計流程在臺積公司先進工藝上實現(xiàn)了節(jié)點之間的設計高效復用。作為經(jīng)認證的EDA流程的一部分,新思科技提供可互操作的工藝設計套件(iPDKs)和新思科技IC Validator?物理驗證,用于全芯片物理簽核。


本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認版權者。如涉及作品內(nèi)容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經(jīng)濟損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。